•针对1.8V系统进行了优化
-业界最快的低功耗CPLD
-密度从32到512个宏细胞
•业界最好的0.18微米CMOS CPLD
-用于有效逻辑综合的优化架构
-多电压I/O操作-1.5V至3.3V
•高级系统功能
-系统编程速度最快
·使用IEEE 1532(JTAG)接口的1.8V ISP
-动态重构(OTF)
-IEEE1149.1 JTAG边界扫描测试
-可选施密特触发器输入(每个引脚)
-所有设备上的多个I/O组
-无与伦比的低功耗管理
·DataGATE外部信号控制
-灵活的计时模式
·可选DualEDGE触发寄存器
·时钟分频器(÷2,4,6,8,10,12,14,16)
·CoolCLOCK(冷却时钟)
-具有宏小区控制的全局信号选项
·每个宏小区具有相位选择的多个全局时钟
·多个全局输出启用
·全局设置/重置
-丰富的产品期限时钟、输出启用和设置/重置
-有效的控制项时钟、输出为每个宏单元启用和设置/重置,并在功能块之间共享
-高级设计安全性
-有线OR和LED驱动器的漏极开路输出选项
-选择I/O引脚上的可选总线保持、3态或弱上拉
-未使用I/O的可选可配置接地
-所有部件上的混合I/O电压与1.5V、1.8V、2.5V和3.3V逻辑电平兼容
-128个宏小区和更密集设备上的SSTL2_1、SSTL3_1和HSTL_1
-可热插拔
•PLA架构
-卓越的引脚保持力
-跨功能块的100%产品术语可路由性
•广泛的包装可用性,包括精细间距:
-芯片规模封装(CSP)BGA、细线BGA、,
TQFP、PQFP、VQFP和QFN包
-所有包装均不含铅
•使用Xilinx和行业标准CAE工具进行设计输入/验证
•使用Xilinx®WebPACK为所有密度提供免费软件支持™ 工具
•业界领先的非易失性0.18微米CMOS工艺
-保证1000个编程/擦除周期
-保证20年的数据保留
系列概述
Xilinx CoolRunner公司™-II CPLD提供与XC9500/XL/XV CPLD系列相关的高速和易用性,并在单个CPLD中具有XPLA3系列的极低功耗多功能性。这意味着完全相同的部件可用于高速数据通信/计算系统和领先的便携式产品,并具有系统内编程的额外优势。低功耗和高速运行结合为一个易于使用且经济高效的单一系列。计时技术和其他节能功能延长了用户的电力预算。从Xilinx ISE®4.1i WebPACK工具开始支持设计功能。更多细节可在进一步阅读中找到,
特色
-快至7.1 ns针对针延迟
-低至14μA静态电流
•业界最好的0.18微米CMOS CPLD
-用于有效逻辑综合的优化架构
-多电压I/O操作-1.5V至3.3V
•提供多种包装选项
-208针PQFP,带173个用户I/O
-256球FT(1.0mm)BGA,212用户I/O
-324球FG(1.0mm)BGA,270用户I/O
-所有包装均不含铅
•高级系统功能
-系统编程速度最快
·使用IEEE 1532(JTAG)接口的1.8V ISP
-IEEE1149.1 JTAG边界扫描测试
-可选施密特触发器输入(每个引脚)
-无与伦比的低功耗管理
·DataGATE启用信号控制
-四个独立的I/O组
-RealDigital 100%CMOS产品术语生成
-灵活的计时模式
·可选DualEDGE触发寄存器
·时钟分频器(除以2,4,6,8,10,12,14,16)
·CoolCLOCK(冷却时钟)
-具有宏小区控制的全局信号选项
·具有相位选择的多个全局时钟
巨细胞
·多个全局输出启用
·全局设置/重置
-高级设计安全性
-PLA架构
·卓越的引脚保持力
·跨功能块的100%产品术语可路由性
-有线OR和LED驱动器的漏极开路输出选项
-所选I/O引脚上的可选总线保持、3态或弱上拉
-未使用I/O的可选可配置接地
-与1.5V、1.8V、2.5V和3.3V逻辑电平兼容的混合I/O电压
·SSTL2-1、SSTL3-1和HSTL-1 I/O兼容性
-可热插拔
(图片:引线/示意图)