一种高性能、高密度的复杂可编程逻辑器件(CPLD),使用Atmel成熟的电可擦除存储器技术。它具有64个逻辑宏单元和多达68个输入,可轻松集成来自多个TTL、SSI、MSI、LSI和经典PLD的逻辑。增强的路由开关矩阵增加了可用的门数和成功的引脚锁定设计修改的几率。
特色
•高性能全CMOS、电可擦除复杂可编程逻辑器件
–64个宏细胞
–5.0 ns针对针传播延迟
–最高333 MHz的注册操作
–增强的路由资源
–针对1.8V操作进行了优化
–2个I/O组,以促进多电压I/O操作:1.5V、1.8V、2.5V、3.3V
–SSTL2和SSTL3 I/O标准
•支持系统内编程(ISP)
–ISP使用IEEE 1532(JTAG)接口
–IEEE 1149.1 JTAG边界扫描测试
•灵活的逻辑宏单元
–D/T/锁存可配置触发器
–每个Macrocell有5个产品术语,可扩展至40个
–全局和单个寄存器控制信号
–全局和单个输出启用
–具有低输出驱动的可编程输出回转率
–可编程开路集电极输出选项
–通过掩埋具有组合输出的寄存器实现最大逻辑利用率,反之亦然
•完全绿色(符合RoHS)
•10µA待机电流
•使用PD1和PD2引脚的操作期间的节能选项
•输入和I/O上的可编程引脚保持器选项
•输入和I/O引脚上的可编程施密特触发器选项
•可编程输入和I/O上拉选项
•未使用的I/O引脚可配置为接地(可选)
•可用于商业和工业温度范围
•提供44导联和100导联TQFP
•先进的数字CMOS技术
–100%测试
–完全可重新编程
–10000个编程/擦除周期
–20年数据保留
–2000V ESD保护
–200 mA锁存抗扰度
•安全保险丝功能
•支持热套接