•5 ns管脚到管脚逻辑延迟
•系统频率高达178 MHz
•72个宏单元,1600个可用门
•可提供小型封装
-44引脚PLCC(34个用户I/O引脚)
-44引脚VQFP(34个用户I/O引脚)
-48引脚CSP(38个用户I/O引脚)
-64引脚VQFP(52个用户I/O引脚)
-100引脚TQFP(72个用户I/O引脚)
-所有包装均不含铅
•针对高性能3.3V系统进行了优化
-低功率运行
-5V耐受I/O引脚接受5V、3.3V和2.5V信号
-3.3V或2.5V输出能力
-先进的0.35微米功能尺寸CMOS快速闪存™ 技术
•高级系统功能
-系统内可编程
-通过快速连接实现卓越的引脚锁定和可布线性™ II开关矩阵
-超宽54输入功能块
-每个宏小区最多90个产品术语,具有单独的产品术语分配
-具有三个全局和一个乘积项时钟的本地时钟反转
-每个输出引脚的单独输出启用
-所有用户和边界扫描引脚输入上的输入滞后
-所有用户引脚输入上的总线保持电路
-完整IEEE标准1149.1边界扫描(JTAG)
•快速并行编程
•单个输出的回转率控制
•增强的数据安全功能
•卓越的质量和可靠性
-耐久性超过10000个编程/擦除周期
-20年数据保留期
-ESD保护超过2000V
•引脚兼容44引脚PLCC封装和100引脚TQFP封装中的5V芯XC9572器件
警告:编程温度范围
TA=0°C至+70°C
描述
XC9572XL-10PC44I是一款3.3V CPLD,适用于前沿通信和计算系统中的高性能、低电压应用。它由四个54V18功能块组成,提供1600个可用门,传播延迟为5ns。有关概述,请参见图2。
功率估算
CPLD中的功耗可以根据系统频率、设计应用和输出负载而显著变化。为了帮助减少功耗,XC9500XL设备中的每个宏单元可以配置为低功耗模式(从默认高性能模式)。此外,软件会自动停用未使用的产品术语和宏单元,以进一步节省电量。对于ICC的一般估计,可使用以下公式:ICC(mA)=MCHS(0.175*PTHS+0.345)+MCLP(0.052*PTLP+0.272)+0.04*MCOG(MCHS+MCLP)*f
哪里:
MCHS=高速配置中的宏小区数
PTHS=每个宏小区的高速产品项的平均数量
MCLP=低功率配置中的宏小区数
PTLP=每个宏小区的低功率乘积项的平均数量
f=最大时钟频率
MCTOG=每个时钟触发触发器的平均百分比(~12%)
该计算源自实验室对XC9500XL部件的测量,该部件填充有16位计数器,并允许启用单个输出(LSB)。实际ICC值因设计应用而异,应在正常系统运行期间进行验证。图1以图形形式显示了上述估计
特色
-5 ns管脚到管脚逻辑延迟,内部系统频率高达208 MHz
-小型封装,包括VQFP、TQFP和CSP(芯片级封装)
-所有包装均不含铅
-低功率运行
-5V耐受I/O引脚接受5V、3.3V和2.5V信号
-3.3V或2.5V输出能力
-先进的0.35微米特征尺寸CMOS FastFLASH技术
•高级系统功能
-系统内可编程
-通过FastCONNECT II开关矩阵实现卓越的引脚锁定和可布线性
-超宽54输入功能块
-每个宏小区最多90个产品术语,具有单独的产品术语分配
-具有三个全局和一个乘积项时钟的本地时钟反转
-具有本地反转的每个输出引脚的单独输出启用
-所有用户和边界扫描引脚输入上的输入滞后
-所有用户引脚输入上的总线保持电路
-支持热插拔能力
-完整IEEE标准1149.1边界扫描(JTAG)
所有设备上的支持
•四针兼容设备密度
-36至288个宏小区,具有800至6400个可用门
•快速并行编程
•单个输出的回转率控制
•增强的数据安全功能
•卓越的质量和可靠性
-10000次编程/擦除循环耐久等级
-20年数据保留期
•引脚与通用封装封装中的5V芯XC9500系列兼容
(图片:引出线)