基于Altera MAX架构的MAX 3000A系列高性能复杂可编程逻辑器件(CPLD)。基于EEPROM的MAX 3000A器件采用先进的CMOS技术制造,工作电压为3.3V,可提供600至10000个可用的栅极、ISP、快至4.5ns的引脚到引脚延迟和高达227.3MHz的计数器速度,-7和-10速度等级与PCI特殊兴趣组(PCI SIG)PCI本地总线规范2.2版的时序要求兼容。MAX 3000A架构支持100%晶体管到晶体管逻辑(TTL)仿真和高密度小规模集成(SSI)、中等规模集成(MSI)和大规模集成(LSI)逻辑功能。MAX 3000A架构可轻松集成从PAL、GAL和22V10到MACH和pLSI设备的多个设备。
特色
- 基于CMOS EEPROM的可编程逻辑器件(PLD),基于MAX®架构
- 符合IEEE标准1149.1-1990的内置边界扫描测试(BST)电路
- 增强的ISP功能
- 4.5ns针对针逻辑延迟,计数器频率高达227.3MHz
- 热套接支架
- 可编程互连阵列(PIA)连续布线结构,实现快速、可预测的性能
- 工业温度范围
- PCI兼容
- 总线友好架构,包括可编程转换速率控制
- 开式排水输出选项
- 可编程宏单元触发器,具有单独的清除、预设、时钟和时钟启用控制
- 可配置的扩展器产品术语分布,允许每个宏单元最多32个产品术语
- 用于保护专有设计的可编程安全位