XC9572-15PCG84C是一种高性能CPLD,为通用逻辑集成提供先进的系统编程和测试功能。它由四个36V18功能块组成,提供1600个可用门,传播延迟为7.5ns。架构概述见图2。
特征:
•所有引脚上的7.5 ns引脚到引脚逻辑延迟
•fCNT至125 MHz
•72个宏单元,1600个可用门
•多达72个用户I/O引脚
•5 V系统可编程(ISP)
-10000个编程/擦除周期的耐久性
-在全商用电压下编程/擦除
温度范围
•增强的引脚锁定架构
•灵活的36V18功能块
-90个产品术语驱动18个宏小区中的任意一个或全部
功能块内
-全局和产品术语时钟、输出启用、设置
和复位信号
•广泛的IEEE标准1149.1边界扫描(JTAG)
支持
•每个模块中的可编程功率降低模式
巨细胞
•单个输出的回转率控制
•用户可编程接地引脚功能
•用于设计保护的扩展模式安全功能
•高驱动24 mA输出
•3.3 V或5 V I/O能力
•先进的CMOS 5V FastFLASH技术
•支持多个并行编程
XC9500同时
•提供44针PLCC、84针PLCC和100针PQFP
和100针TQFP封装
特色
72个宏小区,1600个可用门
可提供小型封装
44引脚VQFP(34个用户I/O引脚)
100引脚TQFP(72个用户I/O引脚)
针对高性能2.5V系统进行了优化
低功率运行
多电压运行
高级系统功能
系统内可编程
通过快速连接实现卓越的引脚锁定和可布线性™ II开关矩阵
超宽54输入功能块
每个宏小区最多90个产品术语,具有单独的产品术语分配
具有三个全局和一个乘积项时钟的本地时钟反转
每个输出引脚的单独输出启用
所有用户和边界扫描引脚输入上的输入滞后
所有用户引脚输入上的总线保持电路
完整IEEE标准1149.1边界扫描(JTAG)
快速并行编程
单个输出的回转率控制
增强的数据安全功能
卓越的质量和可靠性
20年数据保留期
ESD保护超过2000V