特征
高达600 MHz、1.67 ns指令周期速率24M位的内部片上DRAM存储器25 mm×25 mm(576球)热增强球栅阵列封装
双计算块,每个包含ALU、乘法器、移位器、寄存器文件和通信逻辑单元(CLU)双整数ALU,提供数据寻址和指针操作
集成I/O包括用于系统集成的14通道DMA控制器、外部端口、四个链路端口、SDRAM控制器、可编程标志引脚、两个定时器和定时器过期引脚
1149.1符合IEEE的JTAG测试访问端口,用于片上仿真
单精度IEEE 32位和扩展精度40位浮点数据格式以及8位、16位、32位和64位定点数据格式
一般说明
ADSP-TS201S TigerSHARC处理器是一款超高性能静态超标量处理器,针对大型信号处理任务和通信基础设施进行了优化。DSP将非常宽的内存宽度与支持浮点(IEEE 32位和扩展精度40位)和定点(8位、16位、32位和64位)处理的双计算块相结合,为数字信号处理器设置了新的性能标准。TigerSHARC静态超标量架构允许DSP每个周期执行多达四条指令,执行24个定点(16位)操作或六个浮点操作。
四条独立的128位宽的内部数据总线,每一条都连接到六个4M位存储器组,支持四字数据、指令和I/O访问,并提供每秒33.6G字节的内部存储器带宽。ADSP-TS201S处理器的核心工作频率为600 MHz,指令周期时间为1.67 ns。使用其单指令多数据(SIMD)功能,ADSP-TS201S处理器每秒可执行48亿40位MACS或12亿80位MACS。表1显示了DSP的性能基准。