TMS320C67x DSP(包括TMS320C6713BGDP225器件)构成了TMS320C6000 DSP平台上的浮点DSP生成。C6713B设备基于德州仪器(TI)开发的高性能、高级超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的最佳选择。
C6713B的工作频率为225 MHz,每秒可提供多达13.5亿次浮点运算(MFLOPS)、18亿次指令(MIPS),并具有双固定/浮点乘法器,每秒可执行多达4.5亿次乘法累加运算(MMACS)。
C6713B的工作频率为300 MHz,每秒可提供多达18亿次浮点运算(MFLOPS)、24亿次指令(MIPS),并具有双固定/浮点乘法器,每秒可执行多达6亿次乘法累加运算(MMACS)。
C6713B使用基于两级缓存的体系结构,并具有一组功能强大且多样化的外围设备。一级程序缓存(L1P)是一个4K字节的直接映射缓存,一级数据缓存(L1D)是4K字节2路集合关联缓存。2级内存/缓存(L2)由256K字节的内存空间组成,在程序和数据空间之间共享。二级内存中256K字节中的64K字节可以配置为映射内存、缓存或两者的组合。L2中剩余的192K字节用作映射SRAM。
C6713B具有丰富的外围设备,包括两个多通道音频串行端口(McASP)、两个多信道缓冲串行端口(McBSP)、两条集成电路间(I2C)总线、一个专用通用输入/输出(GPIO)模块、两个通用定时器、一个主机端口接口(HPI)和一个无胶外部存储器接口(EMIF),以及异步外围设备。
两个McASP接口模块分别支持一个发送和一个接收时钟区。每个McASP都有八个串行数据引脚,可以单独分配给两个区域中的任何一个。串行端口支持2到32个时隙的每个引脚上的时分复用。C6713B具有足够的带宽来支持传输192kHz立体声信号的所有16个串行数据引脚。每个区域中的串行数据可以在多个串行数据引脚上同时发送和接收,并以飞利浦IC间声音(I2S)格式的多种变体进行格式化。
此外,McASP发射机可编程为同时输出多个S/PDIF、IEC60958、AES-3、CP-430编码数据信道,单个RAM包含用户数据和信道状态字段的完整实现。
McASP还提供了广泛的错误检查和恢复功能,例如每个高频主时钟的坏时钟检测电路,该电路可验证主时钟是否在编程的频率范围内。
TMS320C6713BGDP225上的两个I2C端口允许DSP轻松控制外围设备并与主机处理器通信。此外,标准多通道缓冲串行端口(McBSP)可用于与串行外围接口(SPI)模式外围设备通信。
TMS320C6713BGDP225设备有两种引导模式:从HPI或从外部异步ROM。有关详细信息,请参阅本数据表的引导模式部分。
TI eXpressDSP系列行业基准开发工具支持TMS320C67x DSP一代,包括高度优化的C/C++编译器、Code Composer Studio集成开发环境(IDE)、基于JTAG的仿真和实时调试以及DSP/BIOS内核。
特色
- 最高性能浮点数字信号处理器(DSP):TMS320C6713B
- 八个32位指令/周期
- 32/64位数据字
- 300、225、200 MHz(GDP和ZDP)和225、200、167 MHz(PYP)时钟频率
- 3.3-、4.4-、5-、6-指令循环时间
- 2400/1800、1800/1350、1600/1200和1336/1000 MIPS/MFLOPS
- 丰富的外围设备集,针对音频进行了优化
- 高度优化的C/C++编译器
- 可用的扩展温度设备
- 高级超长指令字(VLIW)TMS320C67x DSP内核
- 八个独立功能单元:
- 2个ALU(定点)
- 4个ALU(浮点/定点)
- 2个乘法器(浮点/定点)
- 具有32位通用寄存器的加载存储体系结构
- 指令打包减少代码大小
- 所有有条件的指令
- 八个独立功能单元:
- 指令集功能
- IEEE 754的本机指令
- 单精度和双精度
- 可寻址字节(8位、16位、32位数据)
- 8位溢出保护
- 饱和位字段提取、设置、清除;位计数;规范化
- IEEE 754的本机指令
- L1/L2存储器体系结构
- 4K字节L1P程序缓存(直接映射)
- 4K字节L1D数据缓存(双向)
- 256K字节的二级内存总计:64K字节二级统一缓存/映射RAM和192K字节附加二级映射RAM
- 设备配置
- 引导模式:HPI、8位、16位、32位ROM引导
- 无尽:小无尽,大无尽
- 32位外部存储器接口(EMIF)
- SRAM、EPROM、闪存、SBSRAM和SDRAM的无胶接口
- 512M字节的总可寻址外部内存空间
- 增强型直接存储器存取(EDMA)控制器(16个独立信道)
- 16位主机端口接口(HPI)
- 两个McASP
- 两个独立的时钟区(1个TX和1个RX)
- 每个端口八个串行数据引脚:可单独分配给任何时钟区
- 每个时钟区包括:
- 可编程时钟发生器
- 可编程帧同步发生器
- 来自2-32时隙的TDM流
- 支持插槽大小:
-
8、12、16、20、24、28、32位
- 用于位操作的数据格式化程序
- 多种I2S和类似的比特流格式
- 集成数字音频接口发射机(DIT)支持:
- S/PDIF、IEC60958-1、AES-3、CP-430格式
- 最多16个传输引脚
- 增强的频道状态/用户数据
- 广泛的错误检查和恢复
- 两个集成电路间总线(I2C总线)多主从接口
- 两个多通道缓冲串行端口:
- 串行外围接口(SPI)
- 高速TDM接口
- AC97接口
- 两个32位通用定时器
- 具有16个引脚的专用GPIO模块(支持外部中断)
- 基于灵活锁相环(PLL)的时钟发生器模块
- IEEE-1149.1(JTAG)边界扫描兼容
- 208针PowerPAD PQFP(PYP)
- 272-BGA包(GDP和ZDP)
- 0.13-μm/6级铜金属工艺
- CMOS技术
- 3.3-V I/O,1.2-V内部(GDP/ZDP/PYP)
- 3.3V I/O,1.4V内部(GDP/ZDP)[300 MHz]