第三代SHARC®处理器(包括ADSP-21375和ADSP-21371)提供了更高的性能、以音频和应用为中心的外设以及能够支持环绕声解码器算法的内存配置。所有设备均与其他SHARC处理器(如ADSP-21367和ADSP-21369)引脚兼容并完全兼容代码。SHARC处理器系列的这些成员基于单指令多数据(SIMD)内核,支持32位定点和32-/40位浮点算术格式,因此特别适合高性能音频应用。
ADSP-21371BSWZ-2B在第三代SHARC处理器系列中以极低的成本266 MHz/1596 MFLOP提供了高性能。这种性能水平使得ADSP-21371BSWZ-2B特别适合满足专业和汽车音频市场日益增长的需求,同时保持低成本。除了更高的核心性能外,ADSP-21371BSWZ-2B还包括附加的增值外围设备,如S/PDIF发射机/接收机。ADSP-21371BSWZ-2B还提供了与同步SDRAM的直接接口,该SDRAM具有工作在133MHz的32位接口。
第三代SHARC处理器还集成了特定于应用程序的外设,旨在简化硬件设计,最大限度地降低设计风险,并最终缩短上市时间。将这些功能块组合在一起,统称为数字音频接口(DAI),这些功能块可以通过软件可编程信号路由单元(SRU)相互连接或连接到外部引脚。SRU是一种创新的架构特征,可在DAI块之间实现完整灵活的路由。通过SRU连接的外围设备包括但不限于串行端口、SPI端口和S/PDIF Tx/Rx。
特色
- 266 MHz SIMD SHARC核心,能够实现1596 MFLOPS峰值性能
- 1Mbit SRAM;4 Mbits ROM,嵌入行业标准音频解码和后处理系数
- 以外围时钟速度进行32位DMA传输,与全速处理器执行并行
- 32位宽的外部端口提供到同步(SDRAM)和异步存储器设备的无胶连接
- 数字音频接口(DAI)支持用户可定义的外围设备访问,包括S/P DIF Tx/Rx。
- 从主存储器直接执行
- 延迟线DMA引擎通过基于抽头/偏移的读取在外部存储器中维护循环缓冲区
- 8个串行端口(SPORT),支持I2S、左对齐样本对和TDM模式
- 2个SPI兼容端口,支持主模式和从模式
- 16个脉宽调制(PWM)通道
- 3个全功能计时器
- 208导联LQFP E_Pad封装:商用和工业温度范围