久芯网

LCMXO3LF-2100E-5UWG49ITR1K

  • 描述:电源电压: 1.14伏~1.26伏 I/O数量: thirty-eight 供应商设备包装: 49-WLCSP(3.11x3.19) 工作温度: -40摄氏度~100摄氏度(TJ) 安装类别: 表面安装
  • 品牌: 莱迪思 (Lattice)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

数量 单价 合计
1+ 53.59746 53.59746
25+ 46.71670 1167.91762
100+ 44.72490 4472.49080
1000+ 44.72490 44724.90800
  • 库存: 0
  • 单价: ¥36.72150
  • 数量:
    - +
  • 总计: ¥53.60
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 制造厂商 莱迪思 (Lattice)
  • 部件状态 可供货
  • 闸门数量 -
  • 电源电压 1.14伏~1.26伏
  • 安装类别 表面安装
  • 工作温度 -40摄氏度~100摄氏度(TJ)
  • LAB/CLB数量 264
  • 逻辑元件/单元的数量 2112
  • RAM 总位数 75776
  • I/O数量 thirty-eight
  • 包装/外壳 49-UFBGA,WLCSP
  • 供应商设备包装 49-WLCSP(3.11x3.19)
  • 特点 -
  • 色彩/颜色 -

LCMXO3LF-2100E-5UWG49ITR1K 产品详情

马赫XO3™ 设备系列是超低密度系列,支持最先进的可编程桥接和IO扩展。它具有突破性的IO密度和最低的每IO成本。设备IO功能集成支持最新的行业标准IO。

MachXO3L/LF系列低功耗、即插即用、非易失性PLD有五个器件,密度范围从640到9400查找表(LUT)。除了基于LUT的低成本可编程逻辑之外,这些设备还具有嵌入式块RAM(EBR)、分布式RAM、锁相环(PLL)、预设计源同步I/O支持、高级配置支持(包括双引导功能)以及常用功能的加固版本,如SPI控制器、I2C控制器和定时器/计数器。MachXO3LF设备还支持用户闪存(UFM)。这些特征允许这些设备用于低成本、高容量的消费者和系统应用。

MachXO3L/LF器件基于65nm非易失性低功耗工艺设计。该设备架构具有几个特点,例如可编程低摆幅差分I/O和动态关闭I/O组、片上PLL和振荡器的能力。这些功能有助于管理静态和动态功耗,从而降低家庭所有成员的静态功耗。

MachXO3L/LF设备有两种版本C和E,两种速度等级:-5和-6,-6是最快的。C设备具有内部线性电压调节器,其支持3.3V或2.5V的外部VCC电源电压。E设备仅接受1.2V作为外部VCC供电电压。除了电源电压外,C和E在功能上彼此兼容。

MachXO3L/LF PLD有多种先进的无卤封装,从节省空间的2.5 x 2.5 mm WLCSP到19 x 19 mm caBGA。MachXO3L/LF设备支持同一封装内的密度迁移。表1-1显示了LUT密度、封装和I/O选项以及其他关键参数

MachXO3L/LF器件提供了增强的I/O功能,如驱动强度控制、转换速率控制、PCI兼容性、总线保持器锁存器、上拉电阻器、下拉电阻器、漏极开路输出和热插拔。上拉、下拉和总线保持器功能可在“每个引脚”的基础上进行控制。MachXO3L/LF设备中包含一个用户可编程的内部振荡器。该振荡器的时钟输出可被定时器/计数器分频,用作LED控制、键盘扫描器和类似状态机等功能中的时钟输入。MachXO3L/LF设备还可通过片上NVCM/Flash提供灵活、可靠和安全的配置。这些设备还可以通过外部SPI闪存进行自身配置,或由外部主机通过JTAG测试访问端口或I2C端口进行配置。此外,MachXO3L/LF设备支持双引导功能(使用外部闪存)和远程现场升级(TransFR)功能。

莱迪思提供了多种设计工具,允许使用MachXO3L/LF系列设备高效地实现复杂设计。流行的逻辑合成工具为MachXO3L/LF提供合成库支持。莱迪思设计工具使用合成工具输出以及用户指定的偏好和约束,在MachXO3L/LF设备中放置和布线设计。这些工具从路由中提取定时,并将其反注释到设计中以进行定时验证。

莱迪思提供许多预设计IP(知识产权)LatticeCORE™ 模块,包括许多免费许可的参考设计,针对MachXO3L/LF PLD系列进行了优化。通过使用这些可配置的软核IP核作为标准化块,用户可以自由地专注于其设计的独特方面,从而提高生产力。

特色

1.1.1.解决方案

 用于移动应用的占地面积最小、功耗最低、数据吞吐量高的桥接解决方案

 为IO管理和逻辑应用程序优化了占地面积、逻辑密度、IO计数和IO性能设备

 高IO/逻辑、最低成本/IO、用于IO扩展应用的高IO设备

1.1.2.灵活的架构

 逻辑密度范围从64到9.4K LUT4

 高IO与LUT比率,最多384个IO引脚

1.1.3.高级包装

 0.4 mm间距:在占地面积非常小的WLCSP(2.5 mm×2.5 mm至3.8 mm×3.8 mm)中的1K至4K密度,具有28至63个IO

 0.5mm间距:640至9.4K LUT密度,6 mm x 6 mm至10 mm x 10 mm BGA封装,最多281个IO

 0.8mm间距:1K至9.4K密度,BGA封装中最多384个IO

1.1.4.预设计源同步I/O

 I/O单元中的DDR寄存器

 专用传动逻辑

 7:1显示器I/O的齿轮传动

 通用DDR、DDRx2、DDRx4

1.1.5.高性能、灵活的I/O缓冲区

 可编程系统IO™ 缓冲区支持多种接口:

 LVCMOS 3.3/2.5/1.8/1.5/1.2

 LVTTL公司

 LVDS、总线LVDS、MLVDS、LVPECL

 MIPI D-PHY仿真

 施密特触发器输入,高达0.5 V滞后

 IO桥接应用的理想选择

 I/O支持热插拔

 片上差分终端

 可编程上拉或下拉模式

1.1.6.灵活的片上时钟

 八个主时钟

 高达两个边缘时钟用于高速I/O接口(仅顶部和底部)

 每个设备最多两个模拟PLL,具有分数n频率合成

 宽输入频率范围(7 MHz至400 MHz)。

1.1.7.非易失性,可多次编程

 立即打开

 以微秒为单位通电

 带外部SPI存储器的可选双引导

 单片安全解决方案

 可通过JTAG、SPI或I2C编程

 MachXO3L包括多时间可编程NVCM

 MachXO3LF可重构闪存包括100000个写入/擦除周期

 支持非易失性存储器的后台编程

1.1.8.TransFR重新配置

 IO保持系统状态时的现场逻辑更新

1.1.9.增强的系统级支持

 芯片强化功能:SPI、I2C、定时器/计数器

 精度为5.5%的片上振荡器

 用于系统跟踪的唯一TraceID

 扩展工作范围的单电源

 IEEE标准1149.1边界扫描

 系统编程符合IEEE 1532

应用

 消费电子产品

 计算和存储

 无线通信

 工业控制系统

 汽车系统


LCMXO3LF-2100E-5UWG49ITR1K所属分类:现场可编程门阵列(FPGA),LCMXO3LF-2100E-5UWG49ITR1K 由 莱迪思 (Lattice) 设计生产,可通过久芯网进行购买。LCMXO3LF-2100E-5UWG49ITR1K价格参考¥36.721503,你可以下载 LCMXO3LF-2100E-5UWG49ITR1K中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询LCMXO3LF-2100E-5UWG49ITR1K规格参数、现货库存、封装信息等信息!

莱迪思 (Lattice)

莱迪思 (Lattice)

莱迪思半导体是低功耗可编程的领导者。在不断增长的通信、计算、工业、汽车和消费市场中,他们通过网络解决客户问题,从边缘到云。他们的技术、长期关系以及对世界一流支持的承诺,让他们的客户能够快速、轻松地释放他...

展开
会员中心 微信客服
客服
回到顶部