特征
100 MHz(10 ns)核心指令速率(ADSP-21160N)
单周期指令执行,包括两个计算单元中的SIMD操作
具有模和位反向寻址的双数据地址发生器(DAG)
零开销循环和单循环循环设置,提供高效的程序排序
IEEE 1149.1 JTAG标准测试访问端口和片上仿真
400球27 mm×27 mm PBGA封装
可提供无铅(符合RoHS)封装2亿个定点MAC持续性能(ADSP-21160N)
单指令多数据(SIMD)
一般说明
ADSP-21160x SHARC®DSP系列有两个成员:ADSP-21160-M和ADSP-21160 N。ADSP-21160M采用0.25微米CMOS工艺制造。ADSP-21160N采用0.18微米CMOS工艺制造。与ADSP-21160M相比,ADSP-21160cN具有更高的性能和更低的功耗。ADSP-21160x易于移植,是与SISD(单指令、单数据)模式下的第一代ADSP-2106x SHARC DSP兼容的应用程序源代码。为了利用处理器的SIMD(单指令多数据)功能,需要对代码进行一些更改。与其他SHARC DSP一样,ADSP-21160x是一款32位处理器,针对高性能DSP应用进行了优化。ADSP-21160x包括一个运行频率高达100 MHz的内核、一个双端口片上SRAM、一个具有多处理支持的集成I/O处理器以及多个内部总线,以消除I/O瓶颈。
(图片:引出线)