性能
20 MHz晶体的25 ns指令周期时间
@5.0伏
40 MIPS持续性能
单周期指令执行
单循环上下文开关
3总线体系结构允许双操作数取入
每个指令周期
多功能说明
低CMOS待机功耗模式
100周恢复后的功耗
断电条件
空闲模式下的低功耗
集成
ADSP-2100系列代码兼容,带说明
设置扩展名
80K字节的片上RAM,配置为
16K字片上程序存储器RAM
16K字片上数据存储器RAM
两条指令的双用途程序存储器
和数据存储
独立ALU、乘法器/累加器和桶
移位器计算单元
两个独立的数据地址生成器
强大的程序序列器提供
零开销环路
条件指令执行
带预分频器的可编程16位间隔定时器
128导联TQFP/128导联PQFP
系统接口
用于高速访问的16位内部DMA端口
片上存储器
用于存储数据表的4 MB内存接口
和程序覆盖
用于透明的8位DMA到字节存储器
程序和数据存储器传输
支持2048个位置的I/O内存接口
并行外围设备
可编程存储器选通和独立I/O存储器
空间许可“无胶”系统设计
可编程等待状态生成
两个带压缩的双缓冲串行端口
硬件和自动数据缓冲
片上程序存储器的自动引导
字节宽外部存储器,例如EPROM或
通过内部DMA端口
六次外部中断
13个可编程标志引脚提供灵活的系统
信号
ICE端口™ Emulator界面支持调试
在最终系统中
一般说明
ADSP-2181是一款针对数字信号处理(DSP)和其他高速数字处理应用而优化的单片微型计算机
ADSP-2181将ADSP-2100系列基础架构(三个计算单元、数据地址发生器和程序序列器)与两个串行端口、16位内部DMA端口、字节DMA端口、可编程定时器、标志I/O、广泛的中断功能以及片上程序和数据存储器相结合
ADSP-2181集成了80K字节的片上存储器,配置为16K字(24位)的程序RAM和16K字的数据RAM。还提供断电电路以满足电池操作的便携式设备的低功率需求。ADSP-2181有128导联TQFP和128导联PQFP封装。
此外,ADSP-2181支持新指令,包括位操作位设置、位清除、位切换、位测试-新ALU常数、新乘法指令(x平方)、偏置舍入、无结果ALU操作、I/O内存传输和全局中断屏蔽,以提高灵活性
ADSP-2181采用高速、双金属、低功耗CMOS工艺制造,指令周期为25纳秒。每个指令都可以在一个处理器周期内执行。
ADSP-2181的灵活架构和全面的指令集允许处理器并行执行多个操作。在一个处理器周期中,ADSP-2181可以:
•生成下一个程序地址
•获取下一条指令
•执行一次或两次数据移动
•更新一个或两个数据地址指针
•执行计算操作
(图片:引出线)