特色
具有多达四个锁相环(PLL)的灵活时钟管理电路
–内置低偏斜时钟树
–最多八个全局时钟信号
–ClockLock®功能减少时钟延迟和偏斜
–ClockBoost®功能提供时钟乘法和除法
–ClockShiftTM可编程时钟相位和延迟移位
■ 强大的I/O功能
–符合外围组件互连特殊兴趣组(PCI SIG)PCI本地总线规范2.2版,适用于33或66 MHz和32或64位的3.3V操作
–支持高速外部存储器,包括DDR SDRAM和ZBT SRAM(ZBT是Integrated Device Technology,Inc.的商标)
–高达250 MHz的双向I/O性能(tCO+tSU)
–LVDS性能每通道高达840 Mbits
–从I/O引脚到本地互连的直接连接,为复杂逻辑提供快速的tCO和tSU时间
–支持与1.8V、2.5V接口的多电压I/O接口
–内置低偏斜时钟树
–最多八个全局时钟信号
–ClockLock®功能减少时钟延迟和偏斜
–ClockBoost®功能提供时钟乘法和除法
–ClockShiftTM可编程时钟相位和延迟移位
■ 强大的I/O功能
–符合外围组件互连特殊兴趣组(PCI SIG)PCI本地总线规范2.2版,适用于33或66 MHz和32或64位的3.3V操作
–支持高速外部存储器,包括DDR SDRAM和ZBT SRAM(ZBT是Integrated Device Technology,Inc.的商标)
–高达250 MHz的双向I/O性能(tCO+tSU)
–LVDS性能每通道高达840 Mbits
–从I/O引脚到本地互连的直接连接,为复杂逻辑提供快速的tCO和tSU时间
–支持与1.8V、2.5V接口的多电压I/O接口