久芯网

EP20K400CF672C9

  • 描述:电源电压: 1.71V~1.89V I/O数量: 488 供应商设备包装: 672-FBGA (27x27) 工作温度: 0摄氏度~85摄氏度(TJ) 安装类别: 表面安装
  • 品牌:
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

数量 单价 合计
1+ 6289.87921 6289.87921
  • 库存: 0
  • 单价: ¥6,289.87922
  • 数量:
    - +
  • 总计: ¥6,289.88
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 闸门数量 -
  • 安装类别 表面安装
  • 工作温度 0摄氏度~85摄氏度(TJ)
  • LAB/CLB数量 -
  • 逻辑元件/单元的数量 -
  • RAM 总位数 -
  • 制造厂商
  • 电源电压 1.71V~1.89V
  • I/O数量 488
  • 包装/外壳 672-BBGA, FCBGA
  • 供应商设备包装 672-FBGA (27x27)
  • 特点 -

EP20K400CF672C9 产品详情

APEXTM 20K设备是第一个采用MultiCore架构设计的PLD,该架构将基于LUT和基于产品术语的设备的优势与增强的存储器结构相结合。基于LUT的逻辑为数据路径、寄存器、数学或数字信号处理(DSP)设计提供了优化的性能和效率。基于乘积项的逻辑针对复杂组合路径(如复杂状态机)进行了优化。基于LUT和产品术语的逻辑与存储器功能以及各种MegaCore和AMPP功能相结合,使APEX 20K设备架构独特地适合于系统上可编程芯片设计。过去需要LUT、产品术语和基于内存的设备组合的应用程序现在可以集成到一个APEX 20K设备中。

特色

具有多达四个锁相环(PLL)的灵活时钟管理电路
–内置低偏斜时钟树
–最多八个全局时钟信号
–ClockLock®功能减少时钟延迟和偏斜
–ClockBoost®功能提供时钟乘法和除法
–ClockShiftTM可编程时钟相位和延迟移位
■ 强大的I/O功能
–符合外围组件互连特殊兴趣组(PCI SIG)PCI本地总线规范2.2版,适用于33或66 MHz和32或64位的3.3V操作
–支持高速外部存储器,包括DDR SDRAM和ZBT SRAM(ZBT是Integrated Device Technology,Inc.的商标)
–高达250 MHz的双向I/O性能(tCO+tSU)
–LVDS性能每通道高达840 Mbits
–从I/O引脚到本地互连的直接连接,为复杂逻辑提供快速的tCO和tSU时间
–支持与1.8V、2.5V接口的多电压I/O接口
EP20K400CF672C9所属分类:现场可编程门阵列(FPGA),EP20K400CF672C9 由 设计生产,可通过久芯网进行购买。EP20K400CF672C9价格参考¥6289.879218,你可以下载 EP20K400CF672C9中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询EP20K400CF672C9规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部