Arria®GX系列设备将3.125 Gbps串行收发器与可靠的封装技术和经验证的逻辑阵列相结合。Arria GX设备包括4至12个高速收发器信道,每个信道都包含时钟数据恢复(CDR)技术和嵌入式SERDES电路,设计用于支持PCI Express、千兆以太网、SDI、SerialLite II、XAUI和Serial RapidIO协议,以及使用其基本模式开发专有的基于串行的IP的能力。收发器建立在Stratix®II GX系列的成功基础上。Arria GX FPGA技术提供了1.2V逻辑阵列,具有支持这些主流协议所需的适当性能和可靠性。
阿里亚™ GX设备包含多达12个高速串行收发器信道,这些信道建立在Stratix®II GX设备系列的成功基础上。
Arria GX收发器被构造为位于设备右侧的全双工(发射机和接收机)四信道组,称为收发器块。收发器模块可配置为支持以下串行连接协议(功能模式):■ PCI Express(管道)
■ 千兆以太网(GIGE)
■ XAUI公司
■ 基本(600 Mbps至3.125 Gbps)
■ SDI(高清,3G)
■ 串行RapidIO(1.25 Gbps、2.5 Gbps、3.125 Gbps)
每个模块内的收发器都是独立的,并有自己的一组分频器。因此,每个收发器可以在不同的频率下工作。
每个块可以从两个参考时钟中选择,以提供每个收发器可以从中选择的两个时钟域。
特色
Arria GX设备的主要功能包括:
■ 收发器模块功能
■ 高速串行收发器信道,CDR支持高达3.125 Gbps。
■ 具有4、8或12个高速全双工串行收发器信道的设备
■ 支持以下基于CDR的总线标准PCI Express、千兆以太网、SDI、SerialLite II、XAUI和Serial RapidIO,以及使用其基本模式开发专有的基于串行的IP的能力
■ 单个发射机和接收机信道断电功能,可减少非运行期间的功耗
■ 发射机输出缓冲器上的1.2和1.5 V伪电流模式逻辑(PCML)支持
■ 信号丢失接收器指示灯(仅在PCI Express[PPIPE]模式下可用)
■ 热插拔功能,无需使用外部设备即可支持热插拔和电源排序
■ 符合PIPE、XAUI、千兆以太网、串行数字接口(SDI)和串行RapidIO的专用电路
■ 8B/10B编码器/解码器执行8位至10位编码和10位至8位解码
■ 相位补偿FIFO缓冲器在收发器块和逻辑阵列之间执行时钟域转换
■ 符合XAUI的通道对准器
■ 主要设备特点:
■ TriMatrix内存由三个RAM块大小组成,可实现真正的双端口内存和先进先出(FIFO)缓冲区,性能高达380 MHz
■ 最多16个全球时钟网络,每个设备最多32个区域时钟网络
■ 高速DSP模块提供乘法器、乘法累加函数和有限脉冲响应(FIR)滤波器的专用实现
■ 每个设备最多四个增强型锁相环(PLL)提供扩展频谱、可编程带宽、时钟切换以及高级乘法和相移
■ 支持多种单端和差分I/O标准
■ 高速源同步差分I/O支持多达47个通道
■ 支持源同步总线标准,包括SPI-4 Phase 2
(POS-PHY 4级)、SFI-4.1、XSBI、UTOPIA IV、NPSI和CSIX-L1
■ 支持高速外部存储器,包括DDR和DDR2 SDRAM以及SDR SDRAM
■ 支持Altera®MegaCore®功能和Altera Megafunction合作伙伴计划(AMPPSM)中的多个知识产权大功能
■ 支持远程配置更新
■ 收发器模块功能
■ 高速串行收发器信道,CDR支持高达3.125 Gbps。
■ 具有4、8或12个高速全双工串行收发器信道的设备
■ 支持以下基于CDR的总线标准PCI Express、千兆以太网、SDI、SerialLite II、XAUI和Serial RapidIO,以及使用其基本模式开发专有的基于串行的IP的能力
■ 单个发射机和接收机信道断电功能,可减少非运行期间的功耗
■ 发射机输出缓冲器上的1.2和1.5 V伪电流模式逻辑(PCML)支持
■ 信号丢失接收器指示灯(仅在PCI Express[PPIPE]模式下可用)
■ 热插拔功能,无需使用外部设备即可支持热插拔和电源排序
■ 符合PIPE、XAUI、千兆以太网、串行数字接口(SDI)和串行RapidIO的专用电路
■ 8B/10B编码器/解码器执行8位至10位编码和10位至8位解码
■ 相位补偿FIFO缓冲器在收发器块和逻辑阵列之间执行时钟域转换
■ 符合XAUI的通道对准器
■ 主要设备特点:
■ TriMatrix内存由三个RAM块大小组成,可实现真正的双端口内存和先进先出(FIFO)缓冲区,性能高达380 MHz
■ 最多16个全球时钟网络,每个设备最多32个区域时钟网络
■ 高速DSP模块提供乘法器、乘法累加函数和有限脉冲响应(FIR)滤波器的专用实现
■ 每个设备最多四个增强型锁相环(PLL)提供扩展频谱、可编程带宽、时钟切换以及高级乘法和相移
■ 支持多种单端和差分I/O标准
■ 高速源同步差分I/O支持多达47个通道
■ 支持源同步总线标准,包括SPI-4 Phase 2
(POS-PHY 4级)、SFI-4.1、XSBI、UTOPIA IV、NPSI和CSIX-L1
■ 支持高速外部存储器,包括DDR和DDR2 SDRAM以及SDR SDRAM
■ 支持Altera®MegaCore®功能和Altera Megafunction合作伙伴计划(AMPPSM)中的多个知识产权大功能
■ 支持远程配置更新