TMS320C62x DSP(包括TMS320C6211/C6211B器件)构成了TMS320C6000 DSP平台中的定点DSP系列之一。TMS320C6211(C6211)和TMS320C6211BGFN180(C6211B)器件基于德州仪器(TI)开发的高性能、先进的VelociTI超长指令字(VLIW)架构,使这些DSP成为多通道和多功能应用的最佳选择。
C6211/C6211B设备在167 MHz的时钟频率下,每秒可执行多达1333百万条指令(MIPS),为高性能DSP编程难题提供了经济高效的解决方案。C6211/C6211B DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供六个算术逻辑单元(ALU)以实现高度并行,两个16位乘法器用于32位结果。C6211/C6211B每个周期可以产生两个乘法累加(MAC),总计每秒3.33亿个MAC(MMACS)。C6211/C6211B DSP还具有专用硬件逻辑、片上存储器和其他片上外设。
C6211/C6211B使用基于两级缓存的体系结构,并具有一组功能强大且多样化的外围设备。一级程序缓存(L1P)是32 Kbit直接映射缓存,一级数据缓存(L1D)是32 KB双向集合关联缓存。2级内存/缓存(L2)由512 Kbit内存空间组成,在程序和数据空间之间共享。二级存储器可以配置为映射存储器、高速缓存或两者的组合。外围设备集包括两个多通道缓冲串行端口(McBSP)、两个通用定时器、一个主机端口接口(HPI)和一个能够连接到SDRAM、SBSRAM和异步外围设备的无胶外部存储器接口(EMIF)。
C6211/C6211B有一套完整的开发工具,其中包括:一个新的C编译器、一个简化编程和调度的汇编优化器,以及一个用于查看源代码执行的Windows调试器接口。
特色
- 性价比卓越的数字信号处理器(DSP):TMS320C62x(TMS320C6211和TMS320C6211B)
- 八个32位指令/周期
- C6211、C6211B、C6711和C6711B引脚兼容
- 150、167 MHz时钟速率
- 6.7-,6-ns指令周期时间
- 1200、1333英里
- 扩展温度装置(C6211B)
- VelociTI高级超长指令字(VLIW)C62x DSP内核(C6211/11B)
- 八个高度独立的功能单元:
- 六个ALU(32-/40位)
- 两个16位乘法器(32位结果)
- 具有32位通用寄存器的加载存储体系结构
- 指令打包减少代码大小
- 所有有条件的指令
- 八个高度独立的功能单元:
- 指令集功能
- 可寻址字节(8位、16位、32位数据)
- 8位溢出保护
- 饱和
- 位字段提取,设置,清除
- 位计数
- 规范化
- L1/L2存储器体系结构
- 32K位(4K字节)L1P程序缓存(直接映射)
- 32K位(4K字节)L1D数据缓存(双向集合关联)
- 512K位(64K字节)二级统一映射RAM/缓存(灵活的数据/程序分配)
- 设备配置
- 引导模式:HPI、8位、16位和32位ROM引导
- 无尽:小无尽,大无尽
- 32位外部存储器接口(EMIF)
- 异步存储器的无胶接口:SRAM和EPROM
- 同步存储器的无胶接口:SDRAM和SBSRAM
- 512M字节的总可寻址外部内存空间
- 增强型直接存储器存取(EDMA)控制器(16个独立信道)
- 16位主机端口接口(HPI)
- 访问整个内存映射
- 两个多通道缓冲串行端口(McBSP)
- T1/E1、MVIP、SCSA框架的直接接口
- ST总线交换兼容
- 每个通道最多256个
- AC97兼容
- 串行外围接口(SPI)兼容(摩托罗拉)
- 两个32位通用定时器
- 柔性锁相环(PLL)时钟发生器
- IEEE-1149.1(JTAG)边界扫描兼容
- 256针球栅阵列(BGA)封装(GFN和ZFN后缀)
- 0.18-μm/5级金属工艺
- CMOS技术
- 3.3V I/O,1.8V内部