Spartan®-3E系列现场可编程门阵列(FPGA)专门设计用于满足大容量、成本敏感的消费电子应用的需求。如表1所示,五口之家提供的密度范围为100000至160万个系统门。
Spartan-3E系列以早期Spartan-3系列的成功为基础,增加了每个I/O的逻辑量,显著降低了每个逻辑单元的成本。新功能提高了系统性能并降低了配置成本。这些Spartan-3E FPGA增强功能与先进的90纳米工艺技术相结合,为每美元提供了比以前更多的功能和带宽,为可编程逻辑行业树立了新的标准。
由于其极低的成本,Spartan-3E FPGA非常适合广泛的消费电子应用,包括宽带接入、家庭网络、显示/投影和数字电视设备。
Spartan-3E系列是掩模编程ASIC的一个优秀替代品。FPGA避免了初始成本高、开发周期长以及传统ASIC固有的灵活性。此外,FPGA的可编程性允许在现场进行设计升级,无需更换硬件,这是ASIC无法实现的。
表1:Spartan-3E FPGA属性汇总
设备系统门等效逻辑单元CLB阵列(一个CLB=四个切片)分布式RAM位(1)块RAM位(2)专用乘法器DCM最大用户I/O最大差值
I/O对
行列总CLB总切片XC3S100E100K2160221624096015K72K4210840XC3S250E250K55083426612244838K216K12417268XC3S500E500K1047646341164465673K360K20423292XC3S1200E1200K19512604621688672136K504K288304124XC3S1600E1600K331927658368814752231K648K368376156
特色
•选择IO™ 信号,信号
-最多633个I/O引脚
-18个单端信号标准
-八种差分信号标准,包括LVDS
和RSDS
-双倍数据速率(DDR)支持
•逻辑资源
-具有移位寄存器功能的丰富逻辑单元
-宽多路复用器
-快速超前进位逻辑
-专用18 x 18乘法器
-JTAG逻辑兼容IEEE 1149.1/1532
•选择RAM™ 分层存储器
-总块RAM高达1728 Kbits
-高达432 Kbits的分布式RAM总量
•数字时钟管理器(四个DCM)
-时钟偏移消除
-频率合成
-高分辨率相移