SHARC ADSP-21489KSWZ-3A是第四代SHARC®处理器的两个新成员之一,该处理器现在包括ADSP-21483、ADSP-21486、ADSP-214 87、ADSP-2.1488、ADSP-21.489KSWZ 3A,并提供了更高的性能、基于硬件的滤波器加速器、音频和面向应用的外围设备、,以及能够支持最新环绕声解码器算法的新存储器配置。所有设备都是引脚兼容的,并且与所有以前的SHARC处理器完全代码兼容。第四代SHARC处理器系列的这些最新成员基于单指令多数据(SIMD)内核,支持32位定点和32-/40位浮点算术格式,特别适合高性能音频应用。
ADSP-21489KSWZ-3A在第四代SHARC处理器系列的LQFP封装中提供了最高性能——450 MHz/2700 MFLOP。这种性能水平使ADSP-21489KSWZ-3A特别适合于汽车音频和工业控制领域。除了其高核心性能外,ADSP-21489KSWZ-3A还包括额外的处理块,如FIR、IIR和FFT加速器,以提高系统的总体性能。有一种称为可变指令集架构(VISA)的新功能,它允许代码大小减少20%到30%,并提高内存大小的可用性。第四代DSP通过为16位宽SDR SDRAM提供无胶接口,允许连接到外部存储器。
第四代SHARC处理器还集成了特定于应用程序的外设,旨在简化硬件设计,最大限度地降低设计风险,并最终缩短上市时间。将这些功能块组合在一起,统称为数字应用接口(DAI),这些功能块可以通过软件可编程信号路由单元(SRU)相互连接或连接到外部引脚。SRU是一种创新的架构特征,可在DAI块之间实现完整灵活的路由。通过SRU连接的外围设备包括但不限于串行端口、IDP、S/PDIF Tx/Rx和8通道异步采样率转换器块。第四代SHARC允许DMA控制器将来自串行端口的数据直接传输到外部存储器。SPI、UART和双线接口等其他外设通过数字外设接口(DPI)进行路由。
特色
- 450 MHz核心时钟速度
- 5 Mbits片上RAM
- FIR、IIR和FFT加速器
- 16位宽SDR SDRAM外部存储器接口
- 数字应用接口(DAI)支持用户可定义的外围设备访问,包括S/P DIF Tx/Rx和8通道异步采样率转换器
- 完全增强的DMA引擎,包括分散/聚集DMA、延迟线DMA
- 8个串行端口(SPORT),支持I2S、左对齐样本对、DSP串行和TDM模式
- 2个SPI兼容端口,支持主模式和从模式
- UART和双线接口
- 16个脉宽调制(PWM)通道
- 3个全功能计时器
- 176 ld LQFP EPAD、100 ld LQFP EPA和88 ld LFCSP封装选项
- 商业和工业温度范围