XC95216-20BG352I是一种高性能CPLD,为通用逻辑集成提供先进的系统编程和测试功能。它由八个36V18功能块组成,提供4800个可用门,传播延迟为10ns。架构概述见图2。
特色
- 所有引脚上的10 ns引脚到引脚逻辑延迟
- fCNT至111 MHz
- 216个宏单元,具有4800个可用门
- 多达166个用户I/O引脚
- 5V系统内可编程
- 10000个编程/擦除周期的耐久性
- 在整个商用电压和温度范围内编程/擦除
- 增强的引脚锁定架构
- 柔性36V18功能块
- 90个产品术语驱动功能块内18个宏单元中的任何或全部
- 全局和产品术语时钟、输出启用、设置和重置信号
- 广泛的IEEE Std 1149.1边界扫描(JTAG)支持
- 每个宏小区中的可编程功率降低模式
- 单个输出的回转率控制
- 用户可编程接地引脚功能
- 用于设计保护的扩展模式安全功能
- 高驱动24 mA输出
- 3.3V或5V I/O能力
- 高级CMOS 5V FastFLASH™ 技术
- 同时支持多个XC9500的并行编程
- 可提供160针PQFP、352针BGA和208针HQFP封装(注:352针BGB封装已停产)