使用第二代ASMBL™ Virtex-5系列包含五个不同的平台(子系列),是任何FPGA系列提供的最多选择。每个平台包含不同比例的功能,以满足各种高级逻辑设计的需求。除了最先进的高性能逻辑结构外,Virtex-5 FPGA还包含许多硬IP系统级块,包括强大的36 Kbit块RAM/FIFO、第二代25 x 18 DSP片、SelectIO™ 内置数字控制阻抗的ChipSync技术™ 源同步接口块、系统监视器功能、具有集成DCM(数字时钟管理器)和锁相环(PLL)时钟发生器的增强型时钟管理块以及高级配置选项。其他依赖于平台的功能包括用于增强串行连接的功率优化高速串行收发器块、符合PCI Express®的集成端点块、三模式以太网MAC(媒体访问控制器)和高性能PowerPC®440微处理器嵌入式块。这些特性允许高级逻辑设计人员在基于FPGA的系统中构建最高级别的性能和功能。Virtex-5 FPGA基于65纳米最先进的铜工艺技术,是定制ASIC技术的可编程替代品。大多数先进的系统设计需要FPGA的可编程强度。Virtex-5 FPGA为满足高性能逻辑设计人员、高性能DSP设计人员和具有前所未有的逻辑、DSP、硬/软微处理器和连接能力的高性能嵌入式系统设计人员的需求提供了最佳解决方案。Virtex-5 LXT、SXT、TXT和FXT平台包括高级高速串行连接和链路/事务层功能
特色
- 五个平台LX、LXT、SXT、TXT和FXT
- Virtex-5 LX:高性能通用逻辑应用
- Virtex-5 LXT:具有高级串行连接的高性能逻辑
- Virtex-5 SXT:具有高级串行连接的高性能信号处理应用
- Virtex-5 TXT:具有双密度高级串行连接的高性能系统
- Virtex-5 FXT:具有高级串行连接的高性能嵌入式系统
- 跨平台兼容性
- LXT、SXT和FXT设备采用可调电压调节器,在同一封装中实现封装兼容
- 最先进、高性能、最佳利用率的FPGA结构
- 真实6输入查找表(LUT)技术
- 双5-LUT选项
- 改进的减少跳数路由
- 64位分布式RAM选项
- SRL32/双SRL16选件
- 强大的时钟管理瓦片(CMT)计时
- 用于零延迟缓冲、频率合成和时钟相移的数字时钟管理器(DCM)块
- 用于输入抖动滤波、零延迟缓冲、频率合成和相位匹配时钟分割的PLL块
- 36 Kbit块RAM/FIFO
- 真正的双端口RAM块
- 增强的可选可编程FIFO逻辑
- 可编程的
- 真正的双端口宽度高达x36
- 简单的双端口宽度高达x72
- 内置可选纠错电路
- 可选地将每个块编程为两个独立的18 Kbit块
- 高性能并行SelectIO技术
- 1.2至3.3V I/O操作
- 使用ChipSync的源同步接口™ 技术
- 数字控制阻抗(DCI)有源终端
- 灵活的细粒度I/O存储
- 高速存储器接口支持
- 高级DSP48E切片
- 25 x 18,二进制补码,乘法
- 可选加法器、减法器和累加器
- 可选管道
- 可选的按位逻辑功能
- 专用级联连接
- 灵活的配置选项
- SPI和并行FLASH接口
- 具有专用回退重新配置逻辑的多位流支持
- 自动总线宽度检测功能
- 所有设备上的系统监控功能
- 片内/片外热监测
- 片内/片外电源监控
- JTAG访问所有监测数量
- PCI Express设计的集成端点块
- LXT、SXT、TXT和FXT平台
- 符合PCI Express基本规范1.1
- 每个块的X1、x4或x8通道支持
- 与RocketIO合作™ 收发器
- 三模式10/100/1000 Mb/s以太网MAC
- LXT、SXT、TXT和FXT平台
- RocketIO收发器可以用作PHY或使用许多软MII(媒体独立接口)选项连接到外部PHY
- RocketIO GTP收发器100 Mb/s至3.75 Gb/s
- LXT和SXT平台
- RocketIO GTX收发器150 Mb/s至6.5 Gb/s
- TXT和FXT平台
- PowerPC 440微处理器
- 仅FXT平台
- RISC架构
- 7级管道
- 包括32 KB指令和数据缓存
- 优化的处理器接口结构(纵横式)
- 65nm铜CMOS工艺技术
- 1.0V铁芯电压
- 高信号完整性倒装芯片封装提供标准或无铅封装选项