特色
■ 低成本、高密度、寄存器丰富的CMOS可编程逻辑
设备(PLD)系列(见表1)
–2500至16000个可用闸门
–282至1500个寄存器
■ 系统级功能
–通过外部配置实现电路内可重新配置(ICR)
设备或智能控制器
–完全符合外围组件互连
特殊兴趣组(PCI SIG)PCI本地总线规范,
5.0-V操作版本2.2
–内置联合测试行动小组(JTAG)边界扫描测试(BST)
所选设备上符合IEEE标准1149.1-1990的电路
–MultiVoltTM I/O接口使设备核心能够在5.0 V下运行,
而I/O引脚与5.0-V和3.3-V逻辑电平兼容
–低功耗(典型规格为0.5 mA或更低
待机模式)
■ 柔性互连
–FastTrack®互连连续布线结构,
可预测互连延迟
–实现算术功能的专用进位链,例如
作为快速加法器、计数器和比较器(由
软件工具和大功能)
–专用级联链,实现高速、高扇入
逻辑功能(由软件工具和
大功能)
–实现内部三态网络的三态仿真
■ 强大的I/O引脚
■ 可编程输出转换速率控制降低开关噪声
设备(PLD)系列(见表1)
–2500至16000个可用闸门
–282至1500个寄存器
■ 系统级功能
–通过外部配置实现电路内可重新配置(ICR)
设备或智能控制器
–完全符合外围组件互连
特殊兴趣组(PCI SIG)PCI本地总线规范,
5.0-V操作版本2.2
–内置联合测试行动小组(JTAG)边界扫描测试(BST)
所选设备上符合IEEE标准1149.1-1990的电路
–MultiVoltTM I/O接口使设备核心能够在5.0 V下运行,
而I/O引脚与5.0-V和3.3-V逻辑电平兼容
–低功耗(典型规格为0.5 mA或更低
待机模式)
■ 柔性互连
–FastTrack®互连连续布线结构,
可预测互连延迟
–实现算术功能的专用进位链,例如
作为快速加法器、计数器和比较器(由
软件工具和大功能)
–专用级联链,实现高速、高扇入
逻辑功能(由软件工具和
大功能)
–实现内部三态网络的三态仿真
■ 强大的I/O引脚
■ 可编程输出转换速率控制降低开关噪声