Cyclone III设备系列功能
Cyclone III设备系列具有以下功能:
最低功耗FPGA
■ 采用TSMC低功耗工艺技术和
Altera®电源感知设计流程
■ 低功耗操作具有以下优点:
■ 延长便携式和手持应用的电池寿命
■ 降低或消除冷却系统成本
■ 热挑战环境中的操作
■ 热插拔操作支持
设计安全功能
Cyclone III LS设备具有以下设计安全功能:■ 使用256位易失性密钥的高级加密标准(AES)的配置安全性
■ 使用Quartus®II软件优化了设计分离流程的布线架构
■ 设计分离流实现了设计分区之间的物理和功能隔离
■ 能够禁用外部JTAG端口
■ 错误检测(ED)循环指示器至核心
■ 在每个ED周期提供通过或失败指示器
■ 提供对配置随机存取存储器(CRAM)位有意或无意更改的可见性
■ 能够执行清零以清除FPGA逻辑、CRAM、嵌入式存储器和AES密钥的内容
■ 内部振荡器支持系统监控和健康检查功能
提高系统集成度
■ 高存储器与逻辑和乘法器与逻辑之比
■ 高I/O数量、中低密度设备,适用于用户I/O受限的应用
■ 可调I/O转换速率,以提高信号完整性
■ 支持I/O标准,如LVTTL、LVCMOS、SSTL、HSTL、PCI、PCI-X、LVPECL、总线LVDS(BLVDS)、LVDS、迷你LVDS、RSDS和PPDS
■ 支持多值片上终端(OCT)校准功能,以消除工艺、电压和温度(PVT)的变化
■ 每个设备的四个锁相环(PLL)为设备时钟管理、外部系统时钟管理和I/O接口提供了强大的时钟管理和合成
■ 每个PLL五个输出
■ 可级联以节省I/O、简化PCB布线并减少抖动
■ 可动态重新配置以改变系统中的相移、倍频或分频或两者,以及输入频率,而无需重新配置设备
■ 无需外部控制器的远程系统升级
■ 专用循环冗余代码检查器电路,用于检测单事件扰乱(SEU)问题
■ 用于Cyclone III设备系列的Nios®II嵌入式处理器,提供低成本和定制的嵌入式处理解决方案
■ Altera和Altera Megafunction合作伙伴计划(AMPP)合作伙伴提供的大量预构建和验证IP核心
■ 支持高速外部存储器接口,如DDR、DDR2、SDR SDRAM和QDRII SRAM
■ 自动校准PHY功能简化了定时关闭过程,消除了DDR、DDR2和QDRII SRAM接口的PVT变化
特色
Cyclone III LS设备具有以下设计安全功能:
■ 使用256位易失性密钥的高级加密标准(AES)的配置安全性
■ 使用Quartus®II软件优化了设计分离流程的布线架构
■ 设计分离流实现了设计分区之间的物理和功能隔离
■ 能够禁用外部JTAG端口
■ 错误检测(ED)循环指示器至核心
■ 在每个ED周期提供通过或失败指示器
■ 提供对配置随机存取存储器(CRAM)位有意或无意更改的可见性
■ 能够执行清零以清除FPGA逻辑、CRAM、嵌入式存储器和AES密钥的内容
■ 内部振荡器支持系统监控和健康检查功能