久芯网

LFSC3GA40E-6FC1152I

  • 描述:电源电压: 0.95V~1.26V I/O数量: 604 供应商设备包装: 1152-CFCBGA(35x35) 工作温度: -40摄氏度~105摄氏度(TJ) 安装类别: 表面安装
  • 品牌: 莱迪思 (Lattice)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

  • 库存: 0
  • 单价: ¥1,089.62188
  • 数量:
    - +
  • 总计: ¥1,089.62
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 制造厂商 莱迪思 (Lattice)
  • 闸门数量 -
  • 安装类别 表面安装
  • 部件状态 过时的
  • 电源电压 0.95V~1.26V
  • 逻辑元件/单元的数量 40000
  • LAB/CLB数量 ten thousand
  • 工作温度 -40摄氏度~105摄氏度(TJ)
  • RAM 总位数 4075520
  • I/O数量 604
  • 包装/外壳 1152-cbga,FCBGA
  • 供应商设备包装 1152-CFCBGA(35x35)
  • 特点 -
  • 色彩/颜色 -

LFSC3GA40E-6FC1152I 产品详情

LatticeSC系列FPGA将高性能FPGA结构、高速SERDES、高性能I/O和大型嵌入式RAM结合在一个行业领先的架构中。该FPGA系列采用最先进的技术制造,提供业界性能最高的FPGA之一。

该系列设备包括满足当今通信网络系统需求的功能。这些功能包括具有嵌入式高级PCS(物理编码子层)的SERDES、高达7.8 Mbits的sysMEM嵌入式块RAM、支持RAPIDIO、HyperTransport、SPI4.2、SFI-4、UTOPIA、XGMII和CSIX等系统级标准的专用逻辑。该系列中的设备具有时钟乘法、除法和相移PLL、大量DLL和动态无故障时钟MUX,这些都是当今高端系统设计所需的。高速、高带宽I/O使该系列成为高吞吐量系统的理想选择。


莱迪思的ispLEVER®设计工具允许使用LatticeSC系列FPGA设备高效地实现大型复杂设计。LatticeSC的合成库支持可用于流行的逻辑合成工具。ispLEVER工具使用合成工具输出及其楼层规划工具的约束,将设计放置在LatticeSC设备中并进行布线。ispLEVER工具从路由中提取定时,并将其反注释到设计中以进行定时验证。

莱迪思提供许多预先设计的IP(知识产权)ispLeverCORE™ LatticeSC系列的模块。通过使用这些IP作为标准化块,设计师可以自由地专注于其设计的独特方面,从而提高生产力。

LatticeSC结合了创新的高性能FPGA架构、支持PCS的高速SERDES、sysMEM嵌入式存储器和高性能I/O,为当今领先的系统设计提供了卓越的性能。表1-3详细说明了LatticeSC中实现的几个常见功能的性能。


特色

■ 高性能FPGA结构

•15K至115K四输入查找表(LUT4)

•139至942个I/O

•700MHz全球时钟;1GHz边缘时钟

■ 4至32高速SERDES和FlexPCS™ (每个设备)

•性能范围从600Mbps到3.8Gbps

•出色的Rx抖动容限(0.8UI,3.125Gbps)

•低Tx抖动(0.25UI,典型值为3.125Gbps)

•内置预加重和均衡

•低功率(通常每个通道105mW)

•嵌入式物理编码子层(PCS)为以下标准提供预设计实施:

–GbE、XAUI、PCI Express、SONET、串行RapidIO、1G光纤通道、2G光纤通道


■ 2Gbps高性能PURESPEED™ 输入/输出

•支持以下性能带宽

–高达2Gbps DDR(1GHz时钟)的差分I/O

–最高800Mbps的单端内存接口

•每个I/O上的144抽头可编程输入延迟(INDEL)块动态地将数据与时钟对齐,以实现稳健的性能

–每个引脚的动态位自适应输入逻辑(AIL)监测和控制电路,自动确保正确设置和保持

–动态总线:使用DLL中的控制总线

–每位静态

•支持的电气标准:

–LVCMOS 3.3/2.5/1.8/1.5/1.2,LVTTL

–不锈钢3/2/18 I,II;HSTL 18/15 I,II号

–PCI、PCI-X

–LVDS、迷你LVDS、总线LVDS、MLVDS、LVPECL、RSDS、超传输

•可编程芯片端接(ODT)

–包括戴维南等效和低功率VTT终端选项

■ 系统时钟™ 网络

•每个设备八个模拟PLL

–频率范围从15MHz到1GHz

–扩频支持

•每个设备12个DLL,直接控制I/O延迟

–频率范围从100MHz到700MHz

•广泛的时钟网络

–700MHz主时钟和325 MHz次时钟

–1GHz I/O连接边缘时钟

•精密时钟分频器

–输入时钟的相位匹配x2和x4分频

•动态时钟选择(DCS)

–无闪烁时钟MUX

■ 用于成本优化的屏蔽阵列(MACO™) 阻碍

•片上结构化ASIC模块为低功耗、低成本的系统级集成提供预先设计的IP

■ 高性能系统总线

•将FPGA元件与标准总线框架连接在一起

–连接到外围用户界面以进行运行时动态配置

■ 系统级支持

•IEEE标准1149.1边界扫描,外加ispTRACY™ 内部逻辑分析器

•系统配置中的IEEE标准1532

•1.2V和1.0V操作

•用于初始化和通用的机载振荡器

•嵌入式PowerPC微处理器接口

•低成本引线键合和高引脚数倒装芯片封装

•低成本SPI闪存RAM配置


LFSC3GA40E-6FC1152I所属分类:现场可编程门阵列(FPGA),LFSC3GA40E-6FC1152I 由 莱迪思 (Lattice) 设计生产,可通过久芯网进行购买。LFSC3GA40E-6FC1152I价格参考¥1089.621876,你可以下载 LFSC3GA40E-6FC1152I中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询LFSC3GA40E-6FC1152I规格参数、现货库存、封装信息等信息!

莱迪思 (Lattice)

莱迪思 (Lattice)

莱迪思半导体是低功耗可编程的领导者。在不断增长的通信、计算、工业、汽车和消费市场中,他们通过网络解决客户问题,从边缘到云。他们的技术、长期关系以及对世界一流支持的承诺,让他们的客户能够快速、轻松地释放他...

展开
会员中心 微信客服
客服
回到顶部