XC4000系列高性能、高容量现场可编程门阵列(FPGA)提供了定制CMOS VLSI的优点,同时避免了传统掩模门阵列的初始成本、长开发周期和固有风险。凭借13年的FPGA设计经验和数千名客户的反馈,这些FPGA结合了架构多功能性、片上选择RAM存储器、边缘触发和双端口模式、提高的速度、丰富的路由资源以及新的复杂软件,实现了复杂、高密度、高性能设计的全自动化实施。
说明:
XC4000系列设备采用常规、灵活、可编程的可配置逻辑块(CLB)架构实现,通过多功能路由资源的强大层次结构互连,并由可编程输入/输出块(IOB)的外围包围。它们有大量的路由资源来适应最复杂的互连模式。这些设备是通过将配置数据加载到内部存储单元来定制的。FPGA可以从外部串行或字节并行PROM(主模式)主动读取其配置数据,也可以从外部设备(从模式和外围模式)将配置数据写入FPGA。XC4000系列FPGA由强大而复杂的软件支持,涵盖设计的各个方面,从原理图或行为输入、楼层规划、模拟、自动块放置和互连布线,到配置位流的创建、下载和读回。由于Xilinx FPGA可以无限次重新编程,因此它们可以用于硬件动态变化或硬件必须适应不同用户应用的创新设计。FPGA是缩短设计和开发周期的理想选择,同时也为每月超过5000个系统的生产率提供了经济高效的解决方案。为了实现最低的高容量单位成本,可以首先在XC4000E或XC4000X中实施设计,然后迁移到Xilinx兼容的HardWire掩模编程设备中。
特色
•低成本、寄存器/锁存丰富、基于SRAM的可编程架构
-0.5µm三层金属CMOS工艺技术
-256至1936个逻辑单元(3000至23000个“门”)
-价格与门阵列竞争
•系统级功能
-系统性能超过50 MHz
-6级互连层次结构
-VersaRing公司™ 引脚锁定的I/O接口
-用于高速算术功能的专用进位逻辑
-用于广泛输入功能的级联链
-所有I/O引脚上的内置IEEE 1149.1 JTAG边界扫描测试电路
-内部三态总线能力
-四个专用的低偏斜时钟或信号分配网络
•多功能I/O和封装
-创新VersaRing™ I/O接口提供高逻辑单元与I/O比率,最多可提供244个I/O信号
-可编程输出转换速率控制最大化性能并降低噪声
-输入寄存器的零触发器保持时间简化了系统计时
-外部总线的独立输出启用