特征
果心
•32位Arm®Cortex®-M7内核,带双精度FPU和L1缓存:16 KB数据和16 KB指令缓存;频率高达480 MHz、MPU、1027 DMIPS/2.14 DMIPS/MHz(Dhrystone 2.1)和DSP指令
回忆
•高达2 MB的闪存,支持边读边写
•高达1 MB的RAM:192 KB的TCM RAM(股份有限公司64 KB的ITCM RAM+128 KB的DTCM RAM,用于时间关键型
例程),最多864 KB的用户SRAM,以及备份域中4 KB的SRAM
•双模式Quad SPI存储器接口,最高运行133 MHz
•灵活的外部存储器控制器,最多支持32位数据总线:SRAM、PSRAM、SDRAM/LPSSDR SDRAM、NOR/NAND闪存
在同步模式下,时钟频率高达100 MHz的内存
•CRC计算单元
安全
•ROP、PC-ROP、主动篡改
通用输入/输出
•多达168个I/O端口,具有中断功能重置和电源管理
•3个独立的电源域,可独立时钟门控或关闭:
–D1:高性能功能
–D2:通信外围设备和计时器
–D3:复位/时钟控制/电源管理
•1.62至3.6 V应用电源和I/O
•POR、PDR、PVD和BOR
•内置3.3V内部稳压器的专用USB电源,为内部PHY供电
•嵌入式稳压器(LDO),具有可配置的可扩展输出,为数字电路供电
•运行和停止模式下的电压缩放(6个可配置范围)
•备用调节器(~0.9 V)
•模拟外围设备/VREF的电压参考+
•低功耗模式:睡眠、停止、待机和VBAT支持电池充电
低功耗
•具有充电能力的VBAT电池工作模式
•CPU和域电源状态监测引脚
•待机模式下2.95µA(备份SRAM关闭,RTC/LSE打开)
时钟管理
•内部振荡器:64 MHz HSI、48 MHz HSI48、4 MHz CSI、32 kHz LSI
•外部振荡器:4-48 MHz HSE,32.768 kHz LSE
•3个PLL(1个用于系统时钟,2个用于内核时钟),采用分数模式
特色
- 用于互连核心、外围设备和存储器的AXI和多AHB总线矩阵
- 16 KB+16 KB的I缓存和D缓存
- 高达2 MB的嵌入式双组闪存,具有ECC和读写功能
(图片:引出线)