•1×160 MHz Power Architecture®e200z4双问题32位CPU
–单精度浮点运算
–8 KB指令缓存和4 KB数据缓存
–可变长度编码(VLE)可显著提高代码密度
•1 x 80 MHz Power Architecture®e200z2单问题32位CPU
–使用可变长度编码(VLE)显著减少代码大小占用空间
•端到端ECC
–所有总线主控器(例如核心)都会生成单错误校正、双错误检测
每个总线事务的(SECDED)代码
–SECDED包含64位数据和29位地址
•内存接口
–闪存控制器支持3 MB片上闪存
–3个闪存页面缓冲区(3端口闪存控制器)
–384 KB片上SRAM,跨三个RAM端口
•时钟接口
–8-40 MHz外部晶体(FXOSC)
–16 MHz IRC(FIRC)
–128 KHz IRC(SIRC)
–32 KHz外部晶体(SXOSC)
–时钟监控单元(CMU)
–调频锁相环(FMPLL)
–实时计数器(RTC)
•具有多达32个区域描述符和16字节区域粒度的系统内存保护单元(SMPU)
•16个信号灯,用于管理对共享资源的访问
•中断控制器(INTC)能够将中断路由到任何CPU
•用于从多个总线主机同时访问外围设备、闪存和RAM的交叉开关架构
•使用DMAMUX的32通道eDMA控制器,具有多个传输请求源
•引导辅助闪存(BAF)支持通过串行链路(SCI)进行内部闪存编程
•模拟
–两个模数转换器(ADC),一个10位和一个12位
–三个模拟比较器
–交叉触发单元,用于实现
通过eMIOS或PIT的计时器事件进行ADC转换
•沟通
–四个串行外围接口(DSPI)
–四串行外围接口(SPI)
–16个串行通信接口(LIN)模块
–八个增强型FlexCAN3,支持FD
–四个IC间通信接口(I2C)
–ENET复合体(10/100以太网),支持
支持AVB、1588和MII/RMII的多队列
–双通道FlexRay控制器
•音频
–同步音频接口(SAI)
–分数分频器(FCD)与SAI一起工作
•支持FlexCAN的可配置I/O域,
LINFlexD、以太网和通用I/O
•支持通过WKPU控制器从低功耗模式唤醒
•片上电压调节器(VREG)
•调试功能
–e200z2核心:符合IEEE-ISTO 5001-2008 Class3的NDI+
–e200z4核心:符合IEEE-ISTO 5001-2008 Class3的NDI+
•计时器
–16个周期中断计时器(PIT)
–两个系统定时器模块(STM)
–三个软件看门狗定时器(SWT)
–64个可配置的增强型模块化输入输出子系统(eMIOS)通道
•IEEE 1149.1和IEEE 1149.7(CJTAG)联合测试行动小组(JTAG)支持设备/板边界扫描测试
•安全性
–硬件安全模块(HSMv2)
–支持高级审查和生命周期管理的密码和设备安全(PASS)
–一个故障收集和控制单元(FCCU),用于收集故障并发出中断
•功能安全
–符合ISO26262 ASIL-B
•多种操作模式
–包括增强的低功耗操作