AD9250是一个双14位ADC,采样速度高达250 MSPS。AD9250旨在支持需要低成本、小尺寸、宽带宽和多功能性的通信应用。
ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。ADC核心具有宽带宽输入,支持各种用户可选择的输入范围。集成电压基准简化了设计考虑。提供占空比稳定器以补偿ADC时钟占空比的变化,从而允许转换器保持优异的性能。JESD204B高速串行接口降低了板布线要求,并降低了接收设备的引脚数要求。
默认情况下,ADC输出数据直接路由到两个JESD204B串行输出通道。这些输出处于CML电压电平。四种模式支持M=1或2(单或双转换器)和L=1或2(一个或两个通道)的任意组合。对于双ADC模式,可以通过两个通道以250 MSPS的最大采样率发送数据。但是,如果数据通过一个通道发送,则支持高达125 MSPS的采样率。提供同步输入(SYNCINB±和SYSREF±)。
灵活的断电选项可在需要时实现显著的节电。通过专用快速检测引脚支持每个通道的可编程超量程电平检测。
使用3线SPI兼容串行接口完成设置和控制编程。
AD9250采用48导联LFCSP,在-40°C至+85°C的工业温度范围内使用。
产品亮点
特色
- JESD204B子类0或子类1编码串行数字输出
- 185 MHz AIN和250 MSPS时的信噪比(SNR)=70.6 dBFS
- 185 MHz AIN和250 MSPS时无杂散动态范围(SFDR)=88 dBc
- 总功耗:711 mW,250 MSPS
- 1.8 V电源电压
- 整数1对8输入时钟分频器
- 采样率高达250 MSPS
- 中频采样频率高达400 MHz
- 内部模数转换器(ADC)电压参考
- 灵活的模拟输入范围
- 1.4 V p-p至2.0 V p-p(标称1.75 V p-p)
- ADC时钟占空比稳定器(DCS)
- 95 dB信道隔离/串扰
- 串行端口控制
- 节能省电模式
应用
- 分集无线电系统
- 多模数字接收机(3G)
- TD-SCDMA、WiMAX、W-CDMA、CDMA2000、GSM、EDGE、LTE
- DOCSIS 3.0 CMTS上游接收路径
- HFC数字反向路径接收机
- I/Q解调系统
- 智能天线系统
- 电子测试和测量设备
- 雷达接收机
- 通信安全无线电架构
- IED探测/干扰系统
- 通用软件无线电
- 宽带数据应用
(图片:引出线)