ADC核心采用多级差分流水线结构,集成输出纠错逻辑,以125 MSPS数据速率提供16位精度,并确保在整个工作温度范围内没有丢失代码。
ADC具有宽带宽差分采样和保持模拟输入放大器,支持多种用户可选择的输入范围。AD9265适用于在连续信道中切换满量程电压电平的多路复用系统,以及在远超过奈奎斯特速率的频率下对单信道输入进行采样。与以前可用的ADC相比,AD9265可节省功率和成本,适用于通信、仪器仪表和医学成像领域的应用。
差分时钟输入控制所有内部转换周期。占空比稳定器提供了补偿ADC时钟占空比变化的方法,允许转换器在宽范围的输入时钟占空比内保持优异的性能。集成电压基准简化了设计考虑。
ADC输出数据格式为并行1.8 V CMOS或LVDS(DDR)。提供数据输出时钟以确保与接收逻辑的正确匹配定时。
使用3线SPI兼容串行接口完成设置和控制编程。灵活的断电选项可在需要时实现显著的节电。可选的片上抖动功能可用于使用低功率模拟输入信号提高SFDR性能。
AD9265采用无铅48铅LFCSP,在-40°C至+85°C的工业温度范围内进行了规范化。
应用- 通信
- 多模数字接收机(3G)GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX和TD-SCDMA
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声波设备
特色
- SNR=79.0 dBFS@70 MHz和125 MSPS
- SFDR=93 dBc@70 MHz和125 MSPS
- 低功率:373 mW@125 MSPS
- 1.8 V模拟电源操作
- 1.8 V CMOS或LVDS输出电源
- 整数1对8输入时钟分频器
- 中频采样频率至300 MHz
- −154.3 dBm/Hz小信号输入噪声,输入阻抗为200Ω@70 MHz和125 MSPS
- 可选片上抖动
- 可编程内部ADC电压参考
- 有关其他功能,请参阅数据表
(图片:引出线)