双ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。每个ADC都具有宽带宽、差分采样和保持模拟输入放大器,支持各种用户可选择的输入范围。集成电压基准简化了设计考虑。提供占空比稳定器以补偿ADC时钟占空比的变化,从而允许转换器保持优异的性能。
ADC输出数据可以直接路由到两个外部16位输出端口。这些输出可以设置为1.8 V CMOS或LVDS。
灵活的断电选项可在需要时实现显著的节电。
使用3线SPI兼容串行接口完成设置和控制编程。
AD9268采用64导联LFCSP,在-40°C至+85°C的工业温度范围内使用。
产品亮点
特色
- SNR=78.2 dBFS@70 MHz和125 MSPS
- SFDR=88 dBc@70 MHz和125 MSPS
- 低功率:750 mW@125 MSPS
- 1.8 V模拟电源操作
- 1.8 V CMOS或LVDS输出电源
- 整数1对8输入时钟分频器
- 中频采样频率至300 MHz
- −153.6 dBm/Hz小信号输入噪声,输入阻抗为200Ω@70 MHz和125 MSPS
- 可选片上抖动
- 可编程内部ADC电压参考
- 有关其他功能,请参阅数据表
应用
- 通信
- 分集无线电系统
- 多模数字接收机(3G)GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
- I/Q解调系统
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声波设备