ADC12DL3200是一种射频采样、千兆采样、模数转换器(ADC),可直接采样从DC到10GHz以上的输入频率。在双通道模式下,ADC12DL3200最多可采样3200 MSPS,在单通道模式下最多可采样6400 MSPS。信道计数(双信道模式)和奈奎斯特带宽(单信道模式)的可编程权衡允许开发满足高信道计数或宽瞬时信号带宽应用需求的灵活硬件。8.0 GHz的全功率输入带宽(–3 dB)和适用的频率范围允许对频率捷变系统的L波段、S波段、C波段和X波段进行直接RF采样。
ADC12DL3200使用低延迟、低电压差分信号(LVDS)接口,用于对延迟敏感的应用,或者当LVDS的简单性是首选时。该接口使用多达48个数据对、四个双倍数据速率(DDR)时钟和四个选通信号,这些信号排列在四个12位数据总线中。该接口支持高达1.6 Gbps的信令速率。选通信号可增强总线之间和多个设备之间的同步。选通脉冲由内部产生,可通过SYSREF输入在确定时间复位。创新的同步功能,如无噪声孔径延迟(T公元)调整和SYSREF窗口。
特色
- ADC核心:
- 12位分辨率
- 单通道模式下高达6.4 GSPS
- 双通道模式下高达3.2 GSPS
- 低幅值、高阶谐波的内部抖动
- 低延迟LVDS接口:
- 总延迟:<10 ns
- 多达48个数据对,1.6 Gbps
- 四个DDR数据时钟
- 频闪信号简化同步
- 噪声下限(无输入,VFS公司=1.0伏PP-DIFF(磅/分)):
- 双通道模式:–151.1 dBFS/Hz
- 单通道模式:–154.3 dBFS/Hz
- 带V的缓冲模拟输入CMI公司0 V时:
- 模拟输入带宽(–3 dB):8.0 GHz
- 可用输入频率范围:>10 GHz
- 满量程输入电压(VFS公司,默认值):0.8 V聚丙烯
- 无噪声孔径延迟(T公元)调整:
- 精确采样控制:19 fs步长
- 简化同步和交织
- 温度和电压不变延迟
- 易于使用的同步功能:
- 自动SYSREF定时校准
- 样本标记的时间戳
- 功耗:3.15 W