AD9644是一个双14位模数转换器(ADC),具有高速串行输出接口,采样速度为80 MSPS或155 MSPS。
AD9644旨在支持需要高性能、低成本、小尺寸和多功能性的通信应用。JESD204A高速串行接口降低了板布线要求,并降低了接收设备的引脚数要求。
双ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。每个ADC都具有宽带宽差分采样和保持模拟输入放大器,支持各种用户可选择的输入范围。集成电压基准简化了设计考虑。提供占空比稳定器以补偿ADC时钟占空比的变化,从而允许转换器保持优异的性能。
默认情况下,ADC输出数据直接路由到两个外部JESD204A串行输出端口。这些输出处于CML电压电平。支持两种模式,即输出编码数据通过一个或两个数据链路发送。(L=1;F=4或L=2;F=2)。为每个信道提供独立的同步输入(DSYNC)。
灵活的断电选项可在需要时实现显著的节电。
使用3线SPI兼容串行接口完成设置和控制编程。
AD9644采用48导联LFCSP,在-40°C至+85°C的工业温度范围内使用。
本产品受美国专利保护。
应用- 通信
- 分集无线电系统
- 多模数字接收机(3G和4G)GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
- I/Q解调系统
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声波设备
特色
- JESD204A编码串行数字输出
- 在70 MHz和80 MSPS时,SNR=73.7 dBFS
- 在70 MHz和155 MSPS时,SNR=71.7 dBFS
- 70 MHz和80 MSPS时SFDR=92 dBc
- 70 MHz和155 MSPS时SFDR=92 dBc
- 低功率:80 MSPS时423 mW,155 MSPS时567 mW
- 1.8 V电源操作
- 中频采样频率至250 MHz
- 180 MHz和80 MSPS时,整数1至8输入时钟分频器−148.6 dBFS/Hz输入噪声
- -180MHz和155MSPS时的150.3 dBFS/Hz输入噪声
- 其他功能请参见数据表