ADS62C15EVM是一种双通道11位a/D转换器,最大采样率可达125 MSPS。它在一个紧凑的64QFN封装中结合了高性能和低功耗。使用内部采样保持和低抖动时钟缓冲器,ADC在高输入频率下支持高SNR和高SFDR。它具有粗增益和细增益选项,可用于在较低满量程输入范围内提高SFDR性能。
ADS62C15EVM使用专有技术,可用于克服量化噪声(带宽小于奈奎斯特,Fs/2)造成的SNR限制。它包括一个数字处理块,由几个有用且常用的数字功能组成,如ADC偏移校正、精细增益校正(步长为0.05 dB)、2、4、8抽取以及内置和自定义可编程滤波器。默认情况下,数字处理块被绕过,其功能被禁用。
存在两种输出接口选项–并行CMOS和DDR LVDS(双倍数据速率)。ADS62C15EVM包括内部参考,而传统的参考引脚和相关的去耦电容器已被消除。该设备也可以通过外部参考驱动。该设备在工业温度范围(-40°C至85°C)内指定。
特色
- 最大采样率:125 MSPS
- 11位分辨率,无缺失代码
- Fin=117 MHz时的82 dBc SFDR
- Fin=117 MHz时的67 dBFS SNR
- Fin=117 MHz、20MHz带宽时的77.5 dBFS SNR
使用技术 - 92 dB串扰
- 并行CMOS和DDR LVDS输出选项
- 3.5 dB粗增益和可编程细增益
SNR/SFDR权衡时高达6 dB - 数字处理块具有:
- 偏移校正
- 精细增益校正,步长为0.05 dB
- 2/4/8前抽取
- 内置和自定义可编程24抽头低/高/
带通滤波器
- 支持正弦、LVPECL、LVDS和LVCMOS时钟和
振幅降至400 mV聚丙烯 - 时钟占空比稳定器
- 内部参考;还支持外部参考
- 64-QFN封装(9mm×9mm)