PGA112和PGA113EVM-B设备(二进制和范围增益)提供两个模拟输入、三引脚SPI接口和10引脚VSSOP封装中的软件关闭。PGA116和PGA117(二进制和范围增益)在20引脚TSSOP封装中提供10个模拟输入、具有菊花链功能的SPI接口以及硬件和软件关闭。
所有版本都提供系统级校准的内部校准通道。通道分别连接到GND、0.9 VCAL、0.1 VCAL和VREF。VCAL(连接至通道0的外部电压)用作系统校准参考。二进制增益为:1、2、4、8、16、32、64和128;范围增益为:1、2、5、10、20、50、100和200。
特色
- 轨对轨输入和输出
- 偏置:25μV(典型),100μV
(最大值) - Zer漂移:0.35μV/°C(典型),1.2μV/℃
(最大值) - 低噪声:12 nV/√Hz
- 输入偏置电流:最大±5 nA(25°C)
- 增益误差:最大0.1%(G≥32),
最大0.3%(G>32) - 二进制增益:1、2、4、8、16、32、64、128(PGA112,
第116页) - 范围增益:1、2、5、10、20、50、100、200
(第113页,第117页) - 增益切换时间:200 ns
- 2信道MUX:PGA112、PGA113
10信道MUX:PGA116、PGA117 - 四个内部校准通道
- 为驱动CDAC ADC而优化的放大器
- 输出摆动:50 mV至供电轨
- 混合电压系统的AVDD和DVDD
- IQ=1.1 mA(典型)
- 软件和硬件关闭:IQ≤4μA
(典型) - 温度范围:-40°C至125°C
- 带菊花链的SPI接口(10 MHz)
能力