AD9520-4/PCBZ提供具有亚皮秒抖动性能的多输出时钟分配功能,以及非芯片PLL和VCO。片上VCO从1.4 GHz调谐到1.8 GHz。也可以使用高达2.4 GHz的外部3.3 V/5 V VCO/VCXO。
AD9520-4/PCBZ串行接口支持SPI和I²C端口。可通过串行接口编程的封装内EEPROM可存储用户定义的寄存器设置,用于通电和芯片复位。
AD9520-4/PCBZ具有四组12个LVPECL输出。任何1.6 GHz LVPECL输出都可以重新配置为两个250 MHz CMOS输出。如果应用需要LVDS驱动器而不是LVPECL驱动器,请参阅AD9522-4。每组三个输出都有一个除法器,可以设置分频比(从1到32)和相位偏移或粗略时间延迟。
AD9520-4/PCBZ采用64引脚LFCSP,可通过单个3.3V电源进行操作。外部VCO的工作电压可高达5.5 V。单独的输出驱动器电源可为2.375 V至3.465 V。
AD9520-4/PCBZ规定在-40°C至+85°C的标准工业范围内运行。
特色
- 低相位噪声,锁相环(PLL)
- 片上VCO从1.4 GHz调谐到1.8 GHz
- 可选外部3.3 V/5 V VCO/VCXO至2.4 GHz
- 1个差分或2个单端参考输入
- 接受250 MHz的CMOS、LVDS或LVPECL参考
- 接受16.62 MHz至33.3 MHz晶体作为参考输入
- 可选参考时钟倍增器
- 参考监控能力
- 自动/手动参考保持和参考切换模式,带反向切换
- 引用之间无故障切换
- 从保留中自动恢复
- 数字或模拟锁定检测,可选
- 可选零延迟操作
- 12个1.6 GHz LVPECL输出,分为4组
- 每组3个输出共用1至32分频器,具有相位延迟
- 相加输出抖动低至225 fs rms
- 信道到信道偏斜分组输出<16 ps
- 每个LVPECL输出可配置为2个CMOS输出(fOUT≤250 MHz)
- 通电时自动同步所有输出
- 手动输出同步可用
- SPI和I2C兼容串行控制端口
- 64导联LFCSP
- 非易失性EEPROM存储配置设置
应用
- 低抖动、低相位噪声时钟分布
- SONET、10Ge、10GFC、同步以太网、OTU2/3/4的时钟生成和转换
- 前向纠错(G.710)
- 时钟高速ADC、DAC、DDS、DDC、DUC、MxFE
- 高性能无线收发器
- ATE和高性能仪表
- 宽带基础设施
(图片:引出线)