CDCLVD1213EVM时钟缓冲器将输入时钟分配给4对差分LVDS时钟输出,具有用于时钟分配的低附加抖动。输入可以是LVDS、LVPECL或CML。
CDCLVD1213EVM包含一个用于一个输出(QD)的高性能除法器,它可以将输入时钟信号除以1、2或4的因子。
CDCLVD1213EVM专门设计用于驱动50Ω传输线。该部件支持故障安全功能。该装置包含一个输入滞后,该滞后防止在没有输入信号的情况下输出的随机振荡。
该设备在2.5V电源环境中运行,其特点是-40°C至85°C(环境温度)。CDCLVD1213EVM封装在小的16引脚、3-mm×3-mm VQFN封装中。
特色
- 1:4差动缓冲器
- 低附加抖动:在10 kHz至20 MHz范围内<300 fs RMS
- 20 ps的低输出偏差(最大值)
- 可选分频器比率1、/2、/4
- 通用输入接受LVDS、LVPECL和CML
- 4个LVDS输出,ANSI EIA/TIA-644A标准兼容
- 时钟频率:最高800 MHz
- 设备电源:2.375 V至2.625 V
- 工业温度范围:-40°C至85°C
- 封装为3 mm×3 mm,16针VQFN(RGT)
- ESD保护超过3 kV HBM、1 kV CDM
- 应用
- 电信和网络
- 医学影像学
- 测试和测量设备
- 无线通信
- 通用时钟