CDCE62002EVM设备是一种高性能时钟发生器,具有低输出抖动、通过SPI接口的高度可配置性以及由片上EEPROM确定的可编程启动模式。CDCE62002EVM专为时钟数据转换器和高速数字信号量身定制,可在0.5 ps RMS(1)下实现抖动性能。
它包括一个带有部分集成环路滤波器的合成器块、一个包括可编程输出格式的时钟分配块和一个具有创新智能多路复用器的输入块。时钟分配块包括两个单独可编程的输出,可配置为提供输出格式(LVPECL、LVDS、LVCMOS)的不同组合。每个输出也可以编程为唯一的输出频率(范围从10.94 MHz到1.175 GHz(2))。如果两个输出都配置为单端模式(如LVCMOS),CDCE62002EVM最多支持四个输出。输入块包括一个通用差分输入和一个辅助输入,该输入支持高达500MHz的频率,该辅助输入可配置为通过板载振荡器块连接到外部AT Cut晶体。智能输入多路复用器有两种操作模式,手动和自动。在手动模式下,用户通过SPI接口选择合成器参考。在自动模式下,输入多路复用器将自动选择可用的最高优先级输入时钟。
(1) 10 kHz至20 MHz集成带宽。(2) 频率范围取决于操作模式和选择的输出格式。
特色
- 带PLL/VCO和部分集成环路滤波器的频率合成器
- 完全可配置的输出,包括频率和输出格式
- 智能输入多路复用器自动在两个参考输入之一之间切换
- 多种操作模式包括通过晶体产生时钟、SERDES启动模式、抖动清理和基于振荡器的保持模式
- 集成EEPROM确定通电时的设备配置
- 出色的抖动性能
- 集成频率合成器,包括PLL、多个VCO和环路滤波器:
- 完全可编程性有助于相位噪声性能优化,启用抖动清除模式
- 可编程电荷泵增益和环路滤波器设置
- 独特的双VCO架构支持1.750 GHz至2.356 GHz的宽调谐范围。
- 通用输出块最多支持2个差分、4个单端或差分或单端组合:
- 0.5 ps RMS(10 kHz至20 MHz)输出抖动性能
- 低输出相位噪声:–130 dBc/Hz,1MHz偏移,Fc=491.52 MHz
- 合成器模式下的输出频率范围从10.94 MHz到1.175 GHz
- LVPECL、LVDS和LVCMOS
- 独立输出分频器支持1、2、3、4、5、8、10、12、16、20、24和32的分频比
- 具有创新智能多路复用器的灵活输入:
- 两个通用差分输入接受从1 MHz到500 MHz(LVPECL)、500 MHz(LVDS)或250 MHz(LVCMOS)的频率
- 一个辅助输入接受2MHz至42MHz范围内的晶体
- 使用晶体输入的时钟发生器模式
- 智能输入多路复用器可配置为在最高优先级时钟源之间自动切换,允许故障安全操作
- 3.3 V时的典型功耗750 mW
- 集成EEPROM存储默认设置;因此,设备可以在已知的预定义状态下通电
- QFN-32包装提供
- ESD保护超过2000 V HBM
- 工业温度范围:-40°C至+85°C
- 应用
- 数据转换器和数据聚合时钟
- 无线基础设施
- 交换机和路由器
- 医疗电子学
- 军事和航空航天
- 工业的
- 时钟生成和抖动清理