LMK03318EVM设备是一种超低噪声PLLTINUMclock发生器,具有一个分数N频率合成器,集成VCO、灵活的时钟分配和扇出以及存储在片上EEPROM中的引脚可选配置状态。该设备可以为各种千兆串行接口和数字设备生成多个时钟,从而减少BOM成本和电路板面积,并通过更换多个振荡器和时钟分配设备来提高可靠性。超低抖动降低了高速串行链路的误码率(BER)。
对于PLL,可以选择差分时钟、单端时钟或晶体输入作为参考时钟。所选择的参考输入可用于将VCO频率锁定在参考输入频率的整数倍或分数倍。VCO频率可以在4.8GHz和5.4GHz之间调谐。PLL提供了根据应用需要选择预定义或用户定义的环路带宽的灵活性。PLL有一个后分频器,可以在除以2、3、4、5、6、7或8之间选择。
所有输出信道都可以选择来自PLL的分频VCO时钟作为输出分频器的源,以设置最终输出频率。一些输出通道还可以独立地选择PLL的参考输入作为旁路到相应输出缓冲器的替代源。8位输出分频器支持1到256(偶数或奇数)的分频范围、高达1GHz的输出频率和输出相位同步能力。
所有输出对均为具有可编程摆幅的接地参考CML驱动器,可通过交流耦合与LVDS、LVPECL或CML接收器进行接口。所有输出对也可独立配置为HCSL输出或2×1.8V LVCMOS输出。与电压参考驱动器设计(如传统LVDS和LVPECL驱动器)相比,输出在1.8 V时提供更低的功率、更高的性能和电源抗噪声能力,以及更低的EMI。通过STATUS引脚可以获得两个额外的3.3V LVCMOS输出。这是3.3V LVCMOS输出的可选功能,不需要设备状态信号。
该设备具有从片上可编程EEPROM或预定义ROM存储器自动启动的功能,可通过引脚控制选择多种自定义设备模式,无需串行编程。设备寄存器和片上EEPROM设置可通过I2C兼容串行接口完全编程。设备从属地址可在EEPROM中编程,LSB可通过3状态引脚设置。
该设备提供两种无故障操作的频率裕度选项,以支持系统设计验证测试(DVT),如标准符合性和系统定时裕度测试。通过在内部晶体振荡器(XO)上使用低成本可拉晶体,并选择该输入作为PLL合成器的参考,可以支持精细的频率裕度(ppm)。频率裕度范围由晶体的微调灵敏度和片上变容二极管范围决定。XO频率裕度可以通过引脚或I2C控制来控制,以便于使用和高度灵活性。通过I2C接口更改输出分频值,可在任何输出通道上使用粗略的频率裕度(以%为单位),该接口可同步停止和重新启动输出时钟,以防止分频器更改时出现故障或运行脉冲。
内部功率调节提供了优异的电源噪声抑制(PSNR),降低了电力输送网络的成本和复杂性。模拟和数字核心模块从3.3V±5%电源供电,输出模块从1.8V、2.5V或3.3V±5%电源供电。
特色
- 超低噪声、高性能
- 抖动:100 fs RMS典型值,FOUT>100 MHz
- PSNR:–80 dBc,强大的电源噪声抗扰度
- 灵活的设备选项
- 最多8个AC-LVPECL、AC-LVDS、AC-CML、HCSL或LVCMOS输出,或任意组合
- 引脚模式、I2C模式、EEPROM模式
- 71针可选预编程默认启动选项
- 带自动或手动选择的双输入
- 晶体输入:10至52 MHz
- 外部输入:1至300 MHz
- 频率边距选项
- 使用低成本可拉晶体参考的精细频率裕度
- 使用输出分频器的无闪烁粗略频率裕度(%)
- 其他功能
- 电源:3.3V芯、1.8V、2.5V或3.3V输出电源
- 工业温度范围(-40℃至85℃)