Altera ClassicTM器件系列为高速、低功耗逻辑集成提供了解决方案。基于先进的CMOS技术制造的经典器件还具有Turbo专用版本,这在本数据表中有所描述。
经典设备支持100%TTL模拟,可以轻松集成多个PAL和GAL类型的设备,其可用门的密度从300到900。经典系列提供低至10ns的引脚到引脚逻辑延迟和高达100MHz的计数器频率。经典器件有多种封装形式,包括陶瓷双列直插式封装(CerDIP)、塑料双列直插封装(PDIP)、塑料J形引线芯片载体(PLCC)、陶瓷J形引线晶片载体(JLCC)、引脚栅格阵列(PGA)和小外形集成电路(SOIC)封装。
基于EPROM的经典器件可以在不牺牲性能的情况下降低有功功耗。这种降低的功耗使Classic系列非常适合各种低功耗应用。
经典设备是在窗口封装中经过100%通用测试的设备,可以用紫外线(UV)擦除,从而快速实现设计更改。
特色
■ 高性能,16宏蜂窝经典EPLD
–组合速度,tPD快至10 ns
–计数器频率高达100 MHz
–高达125 MHz的流水线数据速率
■ 可编程I/O架构,具有多达20个输入或16个输出和2个时钟引脚
■ EP610和EP610I设备与引脚、功能和编程文件兼容
■ 可编程时钟选项,用于所有寄存器的独立计时
■ 宏单元可单独编程为D、T、JK或SR触发器,或用于组合操作
■ 可在以下包中获得(见图7):
–24针小外形集成电路(仅限塑料SOIC)
–24针陶瓷和塑料双列直插式封装(CerDIP和PDIP)
–28针塑料J形引线芯片载体(PLCC)