MCF5282CVF66核心包括增强的乘法累加单元(EMAC),用于提高信号处理能力。EMAC实现了4级执行流水线,针对32 x 32位操作进行了优化,支持四个48位累加器。支持的操作数包括16位和32位有符号和无符号整数、有符号分数操作数以及处理这些数据类型的完整指令集。EMAC以最低的硬件成本在单个处理器的环境中为DSP操作的执行提供了极好的支持。
MCF5282CVF66集成了几种低功耗操作模式,这些模式在程序控制下进入,并由几个外部触发事件退出。集成上电复位(POR)电路监控输入电源,并在电源电压升高时强制MCU复位。低电压检测(LVD)部分监控电源电压,如果低于LVD跳闸点,则可配置为强制重置或中断条件。当电源电压高于备用电压时,RAM备用开关向RAM供电。如果芯片的电源电压低于备用电池电压,RAM将切换到备用电源。
MCF5282CVF66上的数字I/O引脚分为8位端口。有些端口不使用所有八位。每个端口都有配置、监视和控制端口引脚的寄存器。
MCF5282上有两个中断控制器,每一个可支持多达63个中断源,总共126个。每个中断控制器被组织为7个级别,每个级别有9个中断源。每个中断源都有一个唯一的中断向量,给定控制器的63个源中的56个提供可编程级别[1-7]和级别内的优先级。
MCF5282CVF66支持基于IEEE测试技术委员会和联合测试行动小组(JTAG)的电路板测试策略。测试逻辑包括一个测试访问端口(TAP),由一个16状态控制器、一个指令寄存器和三个测试寄存器(一个1位旁路寄存器、一个256位边界扫描寄存器和一个32位ID寄存器)组成。边界扫描寄存器将设备的引脚链接到一个移位寄存器中。使用静态逻辑设计实现的测试逻辑独立于设备系统逻辑。
特色
•执行边界扫描操作以测试电路板的电气连续性
•在操作期间对MCF5282系统引脚进行采样,并在边界扫描寄存器中透明地移出结果
•通过有效地将边界扫描寄存器减少到单个位,绕过MCF5282进行给定电路板测试
•在电路板测试期间禁用引脚输出驱动
•将输出引脚驱动至稳定水平