ispGDXV/VA架构提供了一系列快速、灵活的可编程设备,以满足各种系统级数字信号路由和接口要求,包括:
•宽数据和地址总线多路复用(例如16:1高速总线MUX)
•可编程控制信号路由(如中断、DMAREQ等)
•用于原型或可编程总线接口的板级PCB信号布线
该器件具有快速操作的特点,输入到输出信号延迟(Tpd)为3.5ns,时钟到输出延迟为3.5ns。
设备的架构由一系列可编程I/O单元组成,这些单元通过全局路由池(GRP)互连。所有I/O引脚输入直接进入GRP,或被注册或锁存,以便它们可以被路由到所需的I/O输出。I/O引脚输入定义为四组(A、B、C、D),它们可以访问每个I/O单元中的四个MUX输入。每个输出具有单独的可编程I/O三态控制(OE)、输出锁存时钟(CLK)、时钟使能(CLKEN)和两个多路复用器控制(MUX0和MUX1)输入。这些信号的极性可为每个I/O单元编程。MUX0和MUX1输入控制快速4:1 MUX,允许为给定输出动态选择多达四个信号源。更宽的16:1 MUX可以通过每个I/O的MUX扩展器功能实现,传播延迟增加2.0ns。OE、CLK、CLKEN、MUX0和MUX1输入可以直接从选定的I/O引脚组驱动。可选的专用时钟输入引脚提供最小的时钟输出延迟。CLK和CLKEN共享同一组I/O引脚。当CLKEN=0时,CLKEN禁用寄存器时钟。
特色
•系统内可编程通用数字交叉点系列
-高级架构解决了可编程PCB互连、总线接口集成和跳线/开关更换
-“任何输入到任何输出”路由
-跳线/DIP开关仿真的固定高或低输出选项
-节省空间的PQFP和BGA封装
-专用IEEE 1149.1兼容边界扫描测试
•高性能E2CMOS®技术
-3.3V核心电源
-3.5ns输入到输出/3.5ns时钟到输出延迟*
-250MHz最大时钟频率*
-TTL/3.3V/2.5V兼容输入阈值和输出电平(可单独编程)*
-低功耗:16.5mA静态Icc*
-24mA IOL驱动器,可编程旋转速率控制选项
-PCI兼容驱动器功能*