MAX9392/MAX9393ETJ双2 x 2交叉点开关执行高速、低功耗和低噪声信号分配。MAX9392/MAX9393ETJ将两个差分输入对中的一个多路复用到每个通道的一个或两个低压差分信号(LVDS)输出。独立启用输入打开或关闭每个差分输出对。四个LVCMOS/LVTTL逻辑输入(每个通道两个)控制输入和输出之间的内部连接。这种灵活性允许以下配置:2 x 2交叉点开关、2:1多路复用器、1:2分路器或双中继器。这使得MAX9392/MAX9393ETJ非常适合于容错系统中的保护切换、用于诊断的环回切换、用于时钟/数据分配的扇出缓冲以及信号再生。对于非驱动输入或共模电压超过规定范围时,故障保护电路强制输出为差分低状态。MAX9392为LVDS、HSTL和其他GND参考差分输入提供高电平输入故障安全检测。MAX9393ETJ为LVPECL、CML和其他VCC参考差分输入提供低电平输入故障安全检测。超低98ps(P-P)(最大值)伪随机比特序列(PRBS)抖动确保了高速链路中的可靠通信,这些链路对定时误差非常敏感,尤其是那些包含时钟和数据恢复、串行器和解串器的链路。高速切换性能保证了1.5GHz的工作频率和信道之间小于67ps(最大)的偏斜。LVDS输入和输出与TIA/EIA-644 LVDS标准兼容。LVDS输出驱动100Ω负载。MAX9392/MAX9393ETJ采用32引脚TQFP封装,可在扩展的温度范围(-40°C至+85°C)内工作。另请参见交叉流版本的MAX9390/MAX9391。
特色
- 1.5GHz操作,250mV差分输出摆动
- 2页均方根值(最大)随机抖动
- 150mV差分输入的交流规格保证
- 信号输入接受任何差分信号标准
- 时钟或高速数据的LVDS输出
- 高电平输入故障安全检测(MAX9392)
- 低电平输入故障安全检测(MAX9393)
- 3.0V至3.6V电源电压范围
- LVCMOS/LVTTL逻辑输入控制信号路由
应用
- 中央办公室背板时钟分配
- DSLAM公司
- 容错系统
- 高速电信/数据通信设备
- 保护切换