MAX9152EUE 2 x 2交叉点开关专为需要高速、低功率和低噪声信号分布的应用而设计。该设备包括两个LVDS/LVPECL输入、两个LVDS输出和两个逻辑输入,用于设置差分输入和输出之间的内部连接。MAX9152EUE可编程为将任何输入连接到任一输出或两个输出,允许在以下配置中使用:2 5 2交叉点开关、2:1多路复用器、1:2分复用器、1∶2分路器或双中继器。这种灵活性使MAX9152EUE非常适合于容错系统中的保护切换、诊断的环回切换、时钟/数据分配的扇出缓冲以及远距离通信的信号再生。超低120psPK PK(最大)PRBS抖动确保了高速链路中的可靠通信,这些链路对定时误差非常敏感,特别是那些包含时钟和数据恢复或串行器和解串器的链路。高速交换性能保证了800Mbps的数据速率和信道之间小于50ps(最大)的偏斜。LVDS输入和输出与TIA/EIA-644 LVDS标准兼容。LVDS输入被设计为还直接接收LVPECL信号,以及具有衰减网络的PECL信号。LVDS输出设计用于驱动75Ω或100Ω负载,并具有可选择的差分输出电阻,以最小化反射。MAX9152EUE有16引脚TSSOP和SO封装,在-40°C至+85°C温度范围内使用单个+3.3V电源工作时仅消耗109mW。
特色
- 引脚可编程配置
- 2 x 2交叉点开关
- 2:1多路复用器
- 1:2分离
- 1:2分离器
- 双中继器
- 超低120psPK-PK(PK-PK)(最大)抖动,800Mbps,PRBS=223-1数据模式
- 低50ps(最大值)通道到通道倾斜
- 109mW功耗
- 兼容ANSI TIA/EIA-644 LVDS标准
- 输入接受LVDS/LVPECL信号
- 额定75Ω和100Ω负载的LVDS输出
- 引脚可编程差分输出电阻
- 引脚兼容升级至DS90CP22(SO封装)
- 提供16针TSSOP封装(SO尺寸的一半)