LAN9250TI/ML是一款功能齐全的单芯片10/100以太网控制器,专为需要性能、灵活性、易于集成和系统成本控制的嵌入式应用而设计。LAN9250TI/ML专门设计用于为16位应用程序提供高性能和吞吐量。LAN9250TI/ML符合IEEE802.3(全/半双工10BASE-T和100BASE-TX)以太网协议、IEEE 802.3az节能以太网(EEE)(仅100Mbps)和IEEE 1588v2精确时间协议。100BASE-FX通过外部光纤收发器提供支持。LAN9250TI/ML包括集成以太网MAC和PHY以及高性能SRAM类从属接口。为了增加设计灵活性,还支持SPI和SQI接口。集成的校验和卸载引擎能够为接收和发送的以太网帧自动生成16位校验和,从而从CPU卸载任务。LAN9250TI/ML还包括大型传输和接收数据FIFO,以适应高延迟应用。此外,LAN9250TI/ML内存缓冲区架构通过优化数据包粒度,允许高效使用内存资源。LAN9250TI/ML还支持减少或消除数据包丢失的功能。内部16KB的SRAM可以容纳200多个接收到的数据包。如果接收FIFO太满,LAN9250TI/ML可以自动生成到远程节点的流量控制数据包,或通过生成网络冲突在远程节点上施加背压。LAN9250TI/ML可以配置为通过单个3.3V电源使用集成的3.3V至1.2V线性稳压器进行操作。线性稳压器可以选择性禁用,允许使用高效外部调节器以降低系统功耗Microchip的免费和保密LANCheck®在线设计审查服务,适用于在*中为其应用程序设计选择了我们的产品的客户。*LANCheck在线设计审查服务受Microchip计划条款和条件的约束,并需要myMicrochip帐户。
特色
- 16位10/100工业以太网控制器和PHY
- 与大多数8/16位嵌入式控制器的接口
- 还有具有8/16位总线的32位嵌入式控制器
- 还支持SPI/SQI
- 集成以太网PHY和HP Auto MDIX
- 集成以太网MAC
- 符合能效以太网802.3az
- LAN唤醒(WoL)支持
- 集成IEEE 1588v2硬件时间戳单元
- 电缆诊断支持
- 1.8V至3.3V可变电压I/O
- 集成1.2V稳压器,用于单个3.3V操作
- 引脚数少,机身尺寸小