iceLynx Micro(具有集成微控制器和物理层(PHY)的消费电子链路)是一种高性能1394链路层设备,设计为数字接口高级音频/视频消费电子应用的整体解决方案。该设备提供DTCP加密/解密版本(TSB43CA43A和TSB43CA4 2)和非DTCP加密和解密版本(TS B43CB43)。
除了支持带有加密和解密的MPEG2和DSS格式传输流的发送和接收之外,iceLynx Micro还支持IEC 61883-6和音频格式和分组以及异步和异步流(如1394所定义)的音频音乐协议标准。
该设备还具有嵌入式ARM7TDMI微处理器内核,可访问256K字节的内部程序内存。ARM7被嵌入以处理1394特定事务,从而显著减少了主机CPU所需的处理能力和用户所需的开发时间。ARM7可从16/1位主机CPU接口、UART通信端口或JTAG调试端口访问。
iceLynx Micro集成的3端口PHY允许用户增强灵活性,因为在系统应用中可以使用两个额外的设备。PHY的速度能够以100 Mbps、200 Mbps或400 Mbps的速度运行。PHY遵循IEEE 1394-1995和IEEE 1394a-2000标准中规定的所有要求。
iceLynx Micro的TSB43CA43A和TSB43CA4 2版本根据5C规范合并了两个M6基线密码(每个HSDI端口一个),以支持使用加密和解密的MPEG2格式传输流的发送和接收。iceLynx Micro的TSB43CB43版本与TSB43CA43A相同,但未实现加密/解密功能。TSB43CB43设备允许不需要加密/解密功能的客户加入iceLynx Micro,而无需成为DTLA许可证持有人。这两种设备都支持IEC 61883-6和音频格式和分组的音频音乐协议标准。
特色
- 1394功能
- 集成400 Mbps 3端口PHY
- 符合IEEE 1394-1995和IEEE 1394a-2000标准
- 支持总线管理器功能和自动1394自我ID验证。
- 单独的异步确认FIFO减少了CPU内和CPU外的Ack跟踪负担
- DTLA加密支持MPEG2-DVB、DSS、DV和音频(仅限TSB43CA43A和TSB43CA4 2)
- 两个M6基线密码(每个HSDI端口一个)
- 从交换密钥生成内容密钥
- 硬件中的AKE加速功能
- 随机数生成器
- 安全哈希算法,修订版1(SHA-1)
- 其他AKE加速功能
- 椭圆曲线数字签名算法(EC-DCA)签名和验证
- 椭圆曲线Diffie-Hellman(EC-DH),第一相位值和共享秘密计算
- 160位数学函数
- 两个M6基线密码(每个HSDI端口一个)
- 高速数据接口(HSDI)
- 两个可配置的高速数据接口支持以下音频和视频模式:
- MPEG2-DVB接口
- MPEG2-DSS接口
- DV编解码器接口
- IEC60958接口
- 音频DAC接口
- SACD接口
- 两个可配置的高速数据接口支持以下音频和视频模式:
- 外部CPU接口
- 16位并行异步I/O型
- 16位并行同步I/O型
- 16位并行同步存储器类型
- 内部ARM7
- 50 MHz工作频率
- 32位和拇指(16位)模式支持
- 包括用于通信的UART
- 芯片上包含256K字节的程序内存
- 包含ARM JTAG用于软件调试
- 数据缓冲区
- 总计16.5K字节的大FIFO
- 用于缓冲流控制的可编程数据/可用空间指示器
- 以下标准的硬件数据包格式
- DVB MPEG2传输流(IEC61883-4)
- 符合标准的DSS MPEG2传输流
- DV流(IEC 61883-2)SD-DV
- 1394音频(IEC 61883-6)
- 音频音乐协议(版本1.0和增强功能)
- 异步和异步流(由IEEE 1394定义)
- 其他功能
- 传输功能的PID滤波(每个HSDI最多16个单独的PID)
- 数据包插入–每个HSDI有两个插入缓冲区
- 11个通用输入/输出(GPIO)
- 中断驱动以最小化CPU轮询。
- 单个3.3V电源
- JTAG接口支持设备I/O的装配后扫描–边界扫描