IDT1894K-32LF是一种低功耗物理层设备(PHY),支持ISO/IEC 10Base-T和100Base-TX载波侦听多址/冲突检测(CSMA/CD)以太网标准ISO/IEC 8802-3。IDT1894K-32LF适用于MII、节点应用,这些应用需要自动纠正工厂布线中的交叉错误的自动MDIX功能。IDT1894K-32LF在其物理介质相关(PMD)子层中集成了数字信号处理(DSP)控制。因此,它可以在100MHz下通过衰减超过24dB的非屏蔽双绞线(UTP)5类电缆传输和接收数据。通过这项IDT专利技术,IDT1894K-32LF可以实际上消除致命数据包中的错误。IDT1894K-32LF提供用于与站管理(STA)实体交换命令和状态信息的串行管理接口。IDT1894K-32LF媒体相关接口(MDI)可配置为以10Mb/s或100Mb/s的数据速率提供半双工或全双工操作。此外,IDT1894K-32LF包括可编程中断输出功能。该功能包括一个数字输出引脚、一个中断控制寄存器、一组中断状态寄存器位和一组相应的中断使能位,以及一组预定义的事件,这些事件可以被指定为中断源之一。此功能的目的是当通过中断(中断输出引脚上的逻辑电平变低或变高)而不是由主机轮询发生某些事件时,通知该PHY设备的主机。可用于生成中断的事件有:接收器错误、Jabber、接收到的页面、并行检测故障、链路伙伴确认、链路状态更改、自动协商完成、远程故障、冲突等。
应用:网卡、PC主板、交换机、路由器、DSL和电缆调制解调器、游戏机、打印机、网络连接设备和工业设备。
特色
- 支持100 MHz时衰减超过24dB的5类电缆。
- 单片、完全集成的PHY提供IEEE标准的PCS、PMA、PMD和AUTONEG子层功能。
- 符合10Base-T和100Base-TX IEEE 8802.3标准
- 用于PHY寄存器配置的MIIM(MDC/MDIO)管理总线
- RMII接口支持外部50 MHz系统时钟
- 单个3.3V电源
- 高度可配置
- 媒体独立接口(MII)
- 具有并行检测的自动协商
- 节点应用程序,托管或非托管
- 10M或100M全双工和半双工模式
- 诊断功能的环回模式自动MDI/MDIX交叉校正
- 低功耗CMOS(通常为300mW)
- 断电模式通常为21mW
- 支持时钟和晶体
- 中断引脚选项
- 完全集成的基于DSP的PMDA自适应均衡和基线漂移校正
- 传输波形整形和流密码加扰器
- MLT-3编码器和NRZ/NRZI编码器
- 单电源(3.3 V)
- 核心内置1.8 V稳压器
- 提供32针(5mm x 5mm)QFN封装,无铅
- 提供工业温度和无铅