DS92CK16TMTCX 1至6时钟缓冲器/总线收发器是一种利用总线低压差分信号(BLVDS)技术的1至6 CMOS差分时钟分配设备。该时钟分配设备专为需要超低功耗、低噪声和高数据速率的应用而设计。BLVDS侧是具有用作返回/源时钟的单独信道的收发器。
DS92CK16TMTCX接受LVDS(典型300 mV)差分输入电平,并将其转换为3V CMOS输出电平。输出使能引脚石油工程师,当为高时,强制所有CLK输出引脚高。
该设备可用作源同步驱动器。源驱动的选择由CrdCLK控制中和判定元件引脚。该设备可以是主时钟,在多点环境中驱动其他时钟I/O引脚的输入。沿背板可轻松选择主/从时钟。
特色
- 背板应用中的主/从时钟选择
- 125 MHz操作(典型)
- 100 ps占空比失真(典型)
- 50 ps通道间倾斜(典型)
- 3.3V电源设计
- CLKI/O引脚无闪烁通电
- 低功耗设计(20 mA@3.3V静态)
- 接受小摆动(典型300 mV)差分信号电平
- 工业温度工作范围(-40°C至+85°C)
- 提供24针TSSOP封装