该设备接受低电压TTL/CMOS逻辑信号,并将其转换为通常为±3.1 mA的差分电流输出,用于驱动双绞线等传输介质。传输的信号在接收端的终端电阻器上产生一个通常为±355 mV的差分电压,并由线路接收器将其转换回TTL/CMOS逻辑电平。
ADN4661BRZ-REEL7和配套的LVDS接收器为高速点对点数据传输提供了新的解决方案,是发射极耦合逻辑(ECL)或正发射极耦合电路(PECL)的低功耗替代品。
应用特色
- 输出引脚上的±15 kV ESD保护
- 600 Mbps(300 MHz)切换速率
- 流通引脚简化PCB布局
- 300 ps典型差分偏斜
- 700 ps最大差分偏斜
- 1.5 ns最大传播延迟
- 3.3 V电源
- ±355 mV差分信号
- 低功耗:典型值为23 mW
- 与现有5 V LVDS接收器互操作
- 符合TIA/EIA-644 LVDS标准
- 工业工作温度范围(-40°C至+85°C)
应用
- 背板数据传输
- 电缆数据传输
- 时钟分布