PCA9575PW2118是一种CMOS器件,可在低压处理器和手持电池供电的移动应用中提供16位通用并行输入/输出(GPIO)扩展,旨在增强NXP系列I²C总线I/O扩展器。这些改进包括更低的电源电流、更低的工作电压(1.1V至3.6V)、独立的电源轨以允许1.1V至3.6 V之间的电压电平转换、400kHz时钟频率以及更小的封装。16个I/O端口中的任何一个都可以配置为彼此独立的输入或输出,并且在启动时默认为输入。
当需要额外的I/O时,I/O扩展器提供了一种简单的解决方案,同时将互连保持在最低限度;例如,在电池供电的移动应用程序和用于连接传感器、按钮、键盘等的翻盖式设备中。除了提供一组灵活的GPIO外,它简化了在一个电压电平下运行的处理器与在不同(通常更高)电压电平下操作的I/O设备的互连。PCA9575PW2118具有内置电平移位功能,使这些设备在需要不兼容I/O之间通信的混合信号环境中非常灵活。PCA9575PW2118的核心可以在低至1.1V的电压下工作,而每个I/O组可以在1.1V至3.6V的范围内工作。还提供了具有可编程芯片上拉或下拉功能的I/O总线保持。
输出级由两个存储体组成,每个存储体包括8位配置寄存器、输入寄存器、中断屏蔽寄存器、输出寄存器、总线保持和上拉/下拉寄存器以及极性反转寄存器。这些寄存器允许系统主机通过I²C总线编程和配置16个GPIO。
系统主控器可以通过写入I/O配置寄存器位来启用I/O作为输入或输出。每个输入或输出的数据保存在相应的输入或输出寄存器中。读取寄存器的极性可以用极性反转寄存器反转(活动高或活动低操作)。通过编程相应的寄存器,可以选择总线保持功能或上拉/下拉功能。当I/O总线未被主动驱动时,总线保持提供有效的逻辑电平。当未选择总线保持功能时,可通过编程上拉/下拉配置寄存器将I/O端口配置为具有上拉或下拉功能。
开路漏极中断输出引脚(INT)允许监控输入引脚,并且在每次输入端口发生变化时都会被断言,除非该端口被屏蔽(默认值=屏蔽)。“GPIO All Call”命令允许同时编程多个PCA9575,即使它们具有不同的I²C总线地址。当需要用同一指令对多个设备进行编程或需要同时打开或关闭所有输出时,这允许进行最佳代码编程。内部上电复位(POR)或硬件复位引脚(Reset)初始化两组8个I/O作为输入,将寄存器设置为其默认值,并初始化设备状态机。当逻辑电源(VDD)关闭时,I/O组保持在默认状态。
PCA9575PW2118有24引脚TSSOP、28引脚TSSOP和HWQFN24封装,并在-40 C至+85 C工业温度范围内指定。
28引脚封装提供四个地址选择引脚,允许多达16个PCA9575PW2118设备与同一I²C总线上的16个不同地址连接。
特色
- 用于核心逻辑和两个I/O组中的每一个的单独电源轨提供电压电平转换
- 1.1 V至3.6 V操作,带电平转换功能
- 极低待机电流:<2μA
- 16个可配置的I/O引脚组织为2组,在通电时默认为输入
- 输出:
- 图腾柱:1 mA源和3 mA汇
- 每个I/O引脚可独立编程100 kΩ上拉或下拉
- 开路漏极激活低中断(INT)输出引脚允许监控编程为输入的引脚的逻辑电平变化
- 输入:
- 当输入未被主动驱动时,可编程总线保持提供有效逻辑电平
- 可编程中断屏蔽控制,用于在状态改变时不需要中断的输入引脚,或防止伪中断。默认情况下,通电时屏蔽
- 极性反转寄存器允许读取时反转I/O引脚的极性
- 400 kHz I²C总线串行接口
- 符合I²C总线标准模式(100 kHz)
- 激活低重置(reset)输入引脚将设备重置为上电默认状态
- GPIO All Call地址允许使用相同参数同时对多个设备进行编程
- 使用4个地址引脚(仅28引脚TSSOP)的16个可编程从属地址
- -40℃至+85℃运行
- 根据JESD22-A114,ESD保护超过6000 V HBM,根据JESD22-C101,ESD保护超出1000 V CDM
- 闩锁测试按照JEDEC标准JESD78进行,超过100 mA
- 提供的包装:TSSOP28、TSSOP24、HWQFN24
- 手机
- 媒体播放器
- 多电压环境
- 电池驱动的移动设备
- 主板
- 服务器
- RAID系统
- 工业控制
- 医疗设备
- 可编程逻辑控制器
- 游戏机
- 仪表和测试测量