TLK6002ZEU是用于超高速双向点对点数据传输系统的多千兆收发器组合中的一员。它专门用于基站RRH(远程无线电头)应用,但也可用于其他高速应用。TLK6002ZEU支持0.470 Gbps至6.25 Gbps的串行接口速度。速率支持包括使用单个固定参考时钟频率(122.88MHz或153.6MHz)的所有CPRI和OBSAI速率(0.6144/0.768/1.2288/1.536/2.4576/3.072/4.9152/6.144Gbps)。
TLK6002ZEU 20位并行接口以1.5V或1.8V HSTL单端格式运行。20位接口允许并行侧的低速信号,因此能够在系统设计中使用低成本FPGA。并行接口可编程为SDR(单数据速率)或DDR(双数据速率)模式。线路速率可以设置为满(≤6.25Gbps)、半(≤3.75Gbps),四分之一(≤1.88Gbps)或八分之一(≥0.94Gbps)。线路速率可以使用设备输入或软件控制寄存器设置。
TLK6002ZEU作为物理层接口设备执行并行到串行、串行到并行和时钟提取的数据转换。串行收发器接口的最大串行数据速率为6.25 Gbps。
TLK6002ZEU在其并行发送和接收数据总线上接受单端HSTL信号。如果启用了内部8B/10B编码和解码,则TDA/B_[19:0]由TXCLK_A/B锁存,并发送到内部8B/10B编码器,在那里,使用从SERDES参考时钟导出的线时钟以期望的线速率串行化和差分传输得到的编码字。如果内部编码和解码被禁用,则TDA/B_[19:0]被定义为根据所需的线路速率未经修改地串行化和传输的20位数据。
接收方向对输入串行数据执行串并转换,将得到的20位并行数据与恢复的字节时钟(RXCLK_A/B)同步。可选解码的接收数据在RDA/B_[19:0]输出信号上可用。
串行发射器和接收器使用带有集成终端电阻器的差分电流模式逻辑(CML)实现。
TLK6002ZEU提供两种本地(并行侧)和两种远程(串行侧)环回模式,用于自检和系统诊断。
TLK6002ZEU具有集成信号丢失(LOS)检测功能,该功能在串行输入信号没有足够电压幅度(≤75mVdfpp)的情况下有效。注意,当启用接收数据路径数据的信号丢失替换时(寄存器位6.6),输入信号必须≥150mVdfpp。
特色
- 双通道470Mbps至6.25Gbps连续/多速率收发器
- 支持所有CPRI和OBSAI数据速率
- 集成延迟测量功能,精度为±814 ps
- CPRI/OBSAI自动速率检测(ARS)功能
- 支持SERDES操作、8B/10B数据模式(20位和16位+控制)
- 20位HSTL单端并行数据接口(集成源端和终端)
- 每个信道的共享或独立参考时钟
- 延迟/深度可配置的发送和接收FIFO。
- 环回能力(串行和并行侧),符合OBSAI
- 支持串行重定时操作
- 支持PRBS(27–1)、(223–1)和(231–1)以及CRPAT长/短生成和验证
- 双电源:1.0V核心,1.5V/1.8V I/O标称电源
- 串行侧三抽头传输去加重和接收自适应均衡,允许扩展背板范围
- 串行输出可编程输出摆动
- 100mVdfpp的最小接收机差分输入阈值
- 信号丢失(LOS)检测(≤75mVdfpp)
- 背板、铜缆或光学模块接口
- 热插拔保护
- JTAG;IEEE 1149.1/1149.6测试接口
- MDIO;IEEE 802.3第22条支持
- 65nm先进CMOS技术
- 全速率下的工业环境工作温度(-40°C至85°C)
- 设备包;324磅/加仑
- 应用
- WI基础设施
- CPRI和OBSAI链接
- 专有链接
- 背板
- 高速点对点传输系统