DS32EL0124/DS32ELX0124集成了时钟和数据恢复模块,用于通过FR-4印刷电路板背板、平衡电缆和光纤进行高速串行通信。这款易于使用的芯片集集成了先进的信号和时钟调节功能,具有FPGA友好的接口。
DS32EL0124/DS32ELX0124将高达3.125 Gbps的高速串行数据反序列化为5个LVDS输出,无需外部参考时钟。在启用DC平衡解码的情况下,2.5 Gbps的应用程序有效负载被反序列化为4个LVDS输出。
DS32EL0124/DS32ELX01214串行化器具有远程感测功能,可自动向其配套的DS32EL0421/ELX0421串行化器发送链路状态信号,而无需额外的反馈路径。
与传统的单端宽总线接口相比,这些设备的并行LVDS接口减少了FPGA I/O引脚、板迹线数量并减轻了EMI问题。
DS32EL0124/ELX0124可通过SMBus接口以及控制引脚进行编程。
特色
- 5位DDR LVDS并行数据接口
- 可编程接收均衡
- 可选直流平衡解码器
- 可选择的去扰频器
- 用于链路状态自动检测和协商的远程感知
- 无需外部接收器参考时钟
- LVDS并行接口
- 可编程LVDS输出时钟延迟
- 支持输出数据有效信令
- 支持保持活动时钟输出
- 片上LC VCO
- 冗余串行输入(仅限ELX设备)
- 定时串行输出(仅限ELX设备)
- 可配置PLL环路带宽
- 可通过SMBus进行配置
- 失锁和错误报告
- 48引脚WQFN封装,带外露DAP
- 1.25至3.125 Gbps串行数据速率
- 125至312.5 MHz DDR并行时钟
- -40°至+85°C温度范围
- >8 kV ESD(HBM)保护
- 0.5 UI最小输入抖动容差(1.25 Gbps)