PCA9527是用于HDMI应用的显示数据控制(DDC)时钟、数据和消费电子控制(CEC)的3通道双向开放漏极总线缓冲器。该设备有两个电源引脚,允许电压电平从2.7V转换到5V,每个DDC时钟和数据的端口a上有一个上升时间加速器,用于驱动更长的电缆(可靠地达到18米或1400 pF,而不违反总线上升时间)。5V耐受CEC信道内部连接到VCC(B),没有上升时间加速器。CEC信道可用作中断或重置。
在保留I²C总线系统在电平转换期间的所有操作模式和功能的同时,它还允许通过为数据(SDA)、时钟(SCL)和CEC提供双向缓冲来扩展I²C母线。使用PCA9527使系统设计者能够隔离总线电容,以满足HDMI DDC 1.3版距离规范。当PCA9527未通电时,SDAx和SCLx引脚是耐过电压的,并且是高阻抗的。具有静态电平偏移的端口B驱动器(SDAB、SCLB、CECB)的行为与PCA9515设备上的驱动器非常相似,而SDAA和SCLA驱动器集成了上升时间加速器,吸收更多电流并消除了静态偏移电压。CECA驱动器具有与SDAA和SCLA相同的电流和静态偏置电压特性,但它没有上升时间加速器,并由VCC(B)供电和参考。这导致端口B上的LOW转换为端口a上的接近0 V LOW,从而提供零偏移。端口B I/O驱动器的静态电平偏移设计防止它们连接到另一个具有上升时间加速器的设备,包括PCA9507(端口B)、PCA9510、PCA9511、PCA9512、PCA9513、PCA9514、PCE9515、PCA9516A、PCA9517(端口A)或PCA9518A。然而,两个或多个PCA9527的端口A可以连接在一起,以允许与公共总线上的端口A形成星形拓扑,并且端口A可以直接连接到具有静态或动态偏移电压的任何其他缓冲器。多个PCA9527可以从端口A到端口B串联连接,无需增加偏置电压,只需考虑飞行时间延迟。当输入阈值高于0.3VCC(A)时,SDAA和SCLA引脚上的上升时间加速器打开。除非VCC(B)和VCC(C)高于2.7V,否则PCA9527 SDA和SCL驱动器不会启用。EN引脚也可用于在系统控制下打开和关闭驱动器。应注意仅在总线空闲时更改启用引脚的状态。端口B内部缓冲器LOW上的输出下拉设置为约0.5V,而内部缓冲器的输入阈值设置为低约70mV(0.43V)。当端口B I/O内部驱动为低电平时,输入端不会将低电识别为低电。这可防止发生锁定情况。
特色
- 3通道双向缓冲隔离电容,端口A上允许1400 pF,端口B上允许400 pF
- 超过18米(超过HDMI DDC的最大距离)
- 端口A上的上升时间加速器和正常I/O(CEC无加速器)
- 端口B上的静态电平偏移
- 电压电平从2.7 V转换到5.5 V
- CEC耐受5V,由VCC(B)供电
- 为电缆应用升级PCA9507和PCA9517A的替换件
- I²C总线、SMBus和DDC总线兼容
- 激活HIGH缓冲器启用输入
- 漏极开路输入/输出
- 无锁定操作
- 支持整个中继器的仲裁和时钟扩展
- 可容纳标准模式和快速模式I²C总线设备和多个主机
- 关闭高阻抗I²C总线引脚
- 端口A工作电源电压范围为2.7 V至5.5 V
- 端口B工作电源电压范围为2.7 V至3.6 V
- 5 V耐受I²C总线和启用引脚
- 0 Hz至400 kHz时钟频率(由于中继器增加的延迟,最大系统工作频率可能小于400 kHz)
- 根据JESD22-A114,ESD保护超过8000 V HBM,根据JESD22-A115,ESD保护电压超过500 V MM,根据JESD 22-C101,ESD保护电流超过1000 V CDM
- 闩锁测试按照JEDEC标准JESD78进行,超过100 mA
- 提供的包装:TSSOP10