PCA9641PWJ是具有仲裁功能的2对1 I²C主解复用器。它是为高可靠性双主I²C总线应用而设计的,即使当两个I²C母线主控器同时发出命令时,也需要正确的系统操作。剧院将选出一名获胜者,让它不间断地工作,而在获胜者完成后,失利的主人将控制I²C总线。仲裁器还允许一个主机请求下游总线而另一个主机拥有控制权的队列请求。
当两个主机试图同时访问下游的I²C总线时,会出现争用情况。PCA9641PWJ智能地选择一个获胜的主机,在获胜的主机放弃总线或服务时间到期后,获胜的主机获得总线控制权。
可以在不中断的情况下完成多个事务。下游总线上的多个事务所需的时间可以通过编程保留时间寄存器来保留。在保留时间内,下游总线不能丢失。
软件重置允许主机通过I²C总线发送重置,以将PCA9641的寄存器置于通电重置状态。
PCA9641PWJ的设备ID可由主机读取,包括制造商、设备类型和版本。
当下游I²C总线上没有活动超过100 ms时,PCA9641PWJ将断开下游总线与两个主机的连接,以避免I²C母线上的锁定。
中断输出用于指示哪个主机控制了总线,哪个主机失去了下游总线。一个中断输入(INT_IN)收集下游信息,并将其传播到两个上游I²C总线(INT0和INT1)(如果启用)。INT0和INT1还用于让主机知道共享邮箱是否有任何新邮件,或者传出邮件是否未被其他主机读取。如果设置了屏蔽选项,则可以禁用thoseinterrupt,并且不会生成中断。
开关的通过门被构造成使得VDD引脚可用于限制PCA9641将通过的最大高电压。这允许在每对上使用不同的总线电压,从而1.8 V、2.5 V或3.3 V设备可以与3.3 V设备通信,而无需任何额外保护。
PCA9641PWJ不隔离设备两侧的电容负载,因此设计人员必须考虑设备两侧的所有迹线和设备电容,并且必须在所有通道上使用上拉电阻器。
外部上拉电阻器将总线拉至每个通道所需的电压电平。所有输入/输出均能耐受3.6 V电压。
激活的低复位输入允许PCA9641A被初始化。按下RESET(复位)引脚LOW(低)将重置I²C总线状态机,并将设备配置为其默认状态,如同内部通电重置(POR)功能一样。
特色
- 2对1双向主选择器
- 通过I²C总线选择信道
- I²C总线接口逻辑;与SMBus标准兼容
- 2个主动低中断输出至主控制器
- 激活低复位输入
- 软件重置
- 四个地址引脚,允许多达112个不同的地址
- 当两个主机同时尝试使用下游I²C总线时,仲裁激活
- 获胜的主机控制下游总线,直到它完成,只要它在保留时间内
- 非活动下游I²C总线100 ms后总线超时(可选)
- 可读设备ID(制造商、设备类型和版本)
- 总线初始化/恢复功能
- 低Ron开关
- 允许1.8 V、2.3 V、2.5 V、3.3 V和3.6 V总线之间的电压电平转换
- 通电时无故障
- 支持热插入
- 两个主机的软件相同
- 工作电源电压范围为2.3 V至3.6 V
- 所有I/O引脚均为3.6 V容差
- 最高1 MHz时钟频率
- ESD保护根据JESD22-A114超过6000 V HBM,根据JESD22-C101超过1000 V CDM
- 闩锁测试按照JEDEC标准JESD78进行,超过100 mA
- 提供的包装:TSSOP16、HVQFN16
- 具有双主机的高可靠性系统
- 长单总线上的门守复用器
- 无硬件重置的从设备的总线初始化/恢复
- 允许没有仲裁逻辑的主机共享资源